### Chương 1. Hệ Tuần Tự

### ❖ <u>Đề Cương:</u>

- Định nghĩa hệ tuần tự
- Flip Flop các loại
- Phân loại hệ đếm tuần tự
- Một số hệ đếm tuầm tự
- Thanh ghi và bộ đếm
- ROM
- RAM

#### **❖** Muc Đích:

Sau khi hoàn thành chương này, bạn phải nắm được kiến thức:

- Flip FLop các loai như SC-FF, JK-FF, D-FF, T-FF.
- Hệ đếm tuần tự và cách thiết kế và phân tích mạch đếm tuần tự bằng các FF.
- Sử dụng được các thanh ghi và bộ đếm.
- Một số khái niệm ban đầu về ROM và RAM

### \* Các Thuật Ngữ Tiếng Anh:

- Sequential system:
- Asynchronous:
- Synchronous:
- Register:
- Counter:

hệ tuần tự bất đồng bộ

đồng bộ

thanh ghi

bô đếm

BỞI HCMUT-CNCP

### 1.1- Định Nghĩa

Hệ tuần tự là hệ thống mà ngõ xuất phụ thuộc vào các ngõ nhập và trạng thái trong của hệ thống. Có nghĩa là hệ thống có nhớ hay có lưu trữ các trạng thái trước đó của nó.

#### 1.2- Flip-Flop Các Loại

### 1.2.1- Định nghĩa và phân loại

Flip-Flop (FF) là mạch có khả năng nhớ, với 1 đến nhiều ngõ nhập, và luôn có hai ngõ xuất luôn luôn ở trạng thái đảo nhau, được ký hiệu là Q và Q. Tùy theo loại FF, sẽ có thêm ngõ nhập đồng bộ (CLOCKED), ngõ nhập CLEAR xóa Q về mức logic 0, ngõ nhập PRESET đặt Q lên mức logic 1. Theo sơ đồ khối sau:



Hình 1. Sơ đồ tổng quát của một FF

- > Để mô tả một FF, ta có thể dùng một trong các cách sau:
  - \*Bảng thực trị ( bảng hoạt động)
  - \*Giản đồ chuyển đổi trạng thái
  - \*Phương trình đặc trưng

Trong tập tài liệu này chủ yếu là sử dụng bảng hoạt động để mô tả hoạt động của FF

Phân loại Flip-Flop: Ta có thể phân loại theo chức năng như loại SC-FF, JK-FF, D-FF hay T-FF hay phân loại theo chức năng điều khiển đồng bộ hay bất đồng bộ.

### 1.2.2- SC-FF hay RS-FF

Định nghĩa: SC-FF là một FF có hai ngõ nhập S và C, hai ngõ xuất Q và Q. Với ngõ nhập S (Set) tích cực sẽ kích ngõ xuất Q lên mức logic 1, ngõ nhập C (Clear) tích cực sẽ xóa ngõ xuất Q về mức logic 0. Một số tài liệu khác dùng ký hiệu RS-FF thay cho ký hiệu SC-FF với ký hiệu R là Reset  $\Leftrightarrow$  C là Clear

# 1.2.2.1- Sơ đồ khối loại SC-FF có ngõ nhập tích cực mức cao



Hình 2. Sơ đồ khối SC-FF

Bảng hoạt động (bảng thực trị)

|   |   | 0 : : 0 :                                          | • •                                                |
|---|---|----------------------------------------------------|----------------------------------------------------|
| S | С | Q                                                  | $\overline{Q}$                                     |
| 0 | 0 | Không đổi                                          | Không đổi                                          |
| 0 | 1 | 0 A C A                                            | 1                                                  |
| 1 | 0 | MKH1                                               | 0                                                  |
| 1 | 1 | Không sử dụng vì $\overline{Q}$ đồng thời bằng $1$ | Không sử dụng vì $\overline{Q}$ đồng thời bằng $1$ |

Bảng 1. Bảng hoạt động của SC-FF

Sơ đồ mạch của SC-FF được làm bằng hai cổng NOR



Hình 3. Sơ đồ mạch

> Giản đồ thời gian của SC-FF



Hình 4. Giản đồ thời gian của SC-FF có ngõ nhập tích cực mức cao

Nhận xét: loại SC-FF này khi S = 1 thì Q = 1, khi C = 1 thì Q = 0, khi S = 0 và C = 0 thì Q không đổi, còn trường hợp cả S và C đồng thời bằng 1 thì lúc đó Q = Q = 1 ⇒ vi phạm định nghĩa về FF, do đó trường hợp này không sử dụng. Khi vẽ giản đồ thời gian cho SC-FF có ngõ nhập tích cực mức cao, ta chỉ quan tâm đến những thời điểm S = 1 hay C = 1, còn lại thì Q không đổi.

1.2.2.2- Sơ đồ khối loại SC-FF có ngõ nhập tích cực mức thấp BỞI HCMUT-CNCP



Hình 5. Sơ đồ khối của SC-FF

Bảng hoạt động (bảng thực trị)

| S | C | Q         | $\overline{\overline{Q}}$ |
|---|---|-----------|---------------------------|
| 1 | 1 | Không đổi | Không đổi                 |
| 1 | 0 | 0         | 1                         |
| 0 | 1 | 1         | 0                         |

| 0 | 0 | Không sử dụng vì Q và $\overline{	ext{Q}}$ | Không sử dụng vì Q và $\overline{	extstyle Q}$ |
|---|---|--------------------------------------------|------------------------------------------------|
|   |   | đồng thời bằng 1                           | đồng thời bằng 1                               |

Bảng 2. Bảng hoạt động của SC-FF

> Sơ đồ mạch của SC-FF được làm bằng hai cổng NAND



Hình 6. Sơ đồ mạch

> Giản đồ thời gian của SC-FF



Hình 7. Giản đồ thời gian của SC-FF có ngõ nhập tích cực mức thấp

Nhận xét: loại SC-FF này khi S = 0 thì Q = 1, khi C = 0 thì Q = 0, khi S = 1 và C = 1 thì Q không đổi, còn trường hợp cả S và C đồng thời bằng 0 thì lúc đó Q = Q = 1 ⇒ vi phạm định nghĩa về FF, do đó trường hợp này không sử dụng. Khi vẽ giản đồ thời gian cho SC-FF có ngõ nhập tích cực mức thấp, ta chỉ quan tâm đến những thời điểm S = 0 hay C = 0, còn lại thì Q không đổi.

# 1.2.3- SC-FF có ngõ nhập đồng bộ (SC-Latch/Clocked SC-FF)

- Định nghĩa: SC-Latch là một SC-FF được đồng bộ bằng ngõ nhập EN (Enable). Trong khoảng thời gian ngõ nhập EN tích cực, SC-Latch hoạt động bình thường như SC-FF, khi EN không tích cực, ngõ xuất Q của SC-Latch không đổi.
- Định nghĩa: Clocked SC-FF là một SC-FF được đồng bộ bằng ngõ nhập CLK (Clock). Tại thời điểm ngõ nhập CLK có sự thay đổi mức điện thế từ mức 0 sang mức 1 (kích cạnh lên) hay có sự thay đổi mức điện thế từ mức 1 sang mức 0 (kích cạnhxuống), SC-Latch hoạt động bình thường như SC-FF, Còn ở các khoảng thời gian khác, ngõ xuất Q của Clocked SC-FF không đổi.
  - 1.2.3.1- SC-FF có ngõ nhập đồng bộ kích bằng mức điện thế (SC-Latch)  $\bigcirc$  A  $\bigcirc$   $\bigcirc$
- Sơ đồ khối loại SC-FF có ngõ nhập tích cực mức cao, đồng bộ bằng mức điện thế (SC-Latch)



TA Hình 8. U Sơ đồ khối của SC-Latch

➤ Bảng hoạt đồng HC

| S | С | EN (Enable) | Q                                                                | Q                                                                  |
|---|---|-------------|------------------------------------------------------------------|--------------------------------------------------------------------|
| Х | X | 0           | Không đổi                                                        | Không đổi                                                          |
| 0 | 0 | 1           | Không đổi                                                        | Không đổi                                                          |
| 0 | 1 | 1           | 0                                                                | 1                                                                  |
| 1 | 0 | 1           | 1                                                                | 0                                                                  |
| 1 | 1 | 1           | Không sử dụng vì Q và $\overline{\overline{Q}}$ đồng thời bằng 1 | Không sử dụng vì Q và $\overline{\overline{Q}}$ đồng thời bằng $1$ |

Bảng 3. Bảng hoạt động của SC-Latch

Sơ đồ mạch



Hình 9. Sơ đồ mạch của SC-Latch

Giản đồ thời gian



Hình 10. Giản đồ thời gian của SC-Latch

Nhận xét: loại SC-Latch này được đồng bộ bằng mức điện thế, khi EN = 0 thì ngõ xuất Q không thay đổi, khi EN bằng 1 thì SC-Latch hoạt động như SC-FF bình thường. Khi vẽ giản đồ thời gian cho SC-Latch loại này, ta chỉ xét trong khoảng thời gian mà chân EN = 1 và S = 1 hay EN = 1 và C = 1 xem Q có thay đổi trạng thái hay không. Như trong giản đồ trên, ta chỉ xét S = 1 hay C = 1 trong các khoảng thời gian từ T0\*→T1\*, T2\*→T3\*, T4\*→T5\* mà thôi.

- 1.2.3.2- SC-FF có ngõ nhập đồng bộ kích bằng cạnh lên
- Sơ đồ khối loại SC-FF có ngõ nhập tích cực mức cao, đồng bộ bằng sự thay đổi mức điện thế từ mức 0 sang mức 1 ( Clocked SC-FF - cạnh lên)



Hình 11. Sơ đồ khối của Clocked SC-FF kích bằng cạnh lên

|   | Bảng hoạt động |            |                                                         |                                                                      |
|---|----------------|------------|---------------------------------------------------------|----------------------------------------------------------------------|
| S | С              | Clocked    | Q                                                       | $\overline{Q}$                                                       |
| х | X              | 0          | Không đổi                                               | Không đổi                                                            |
| x | X              | 1          | Không đổi                                               | Không đổi                                                            |
| 0 | 0              | <b></b>    | Không đổi                                               | Không đổi                                                            |
| 0 | 1              | <b>↑ V</b> | 0                                                       | 1                                                                    |
| 1 | 0              | <b>→</b>   |                                                         | 0                                                                    |
| 1 | 1              | <b>↑</b>   | Không sử dụng vì $\stackrel{-}{Q}$ và $\stackrel{-}{Q}$ | Không sử dụng vì $\operatorname{Q}$ và $\operatorname{\overline{Q}}$ |
|   |                | τà         | đồng thời bằng 1                                        | đồng thời bằng 1                                                     |

Bảng 4. Bảng hoạt động của Clocked SC-FF kích bằng cạnh



Hình 12. Sơ đồ mạch của Clocked SC-FF kích bằng cạnh lên
➤ Giản đồ thời gian



Hình 13. Giản đồ thời gian của Clocked SC-FF kích bằng cạnh lên

- Nhận xét: loại Clocked SC-FF này được đồng bộ bằng sự thay đổi mức điện thế từ mức 0 sang mức 1. Khi vẽ giản đồ thời gian của Clocked SC-FF kích bằng cạnh lên, ta chỉ quan tâm đến những thời điểm cạnh lên của ngõ nhập CLK, xét S = 1 hay C = 1 để xem Q có thay đổi trạng thái hay không.
  1.2.3.3- SC-FF có ngõ nhập đồng bộ bằng cạnh xuống
- Sơ đồ khối loại SC-FF có ngõ nhập tích cực mức cao, đồng bộ bằng sự thay đổi mức điện thế từ mức 1 sang mức 0 ( Clocked SC-FF - cạnh xuống)



Hình 14. Sơ đồ khối của Clocked SC-FF kích bằng cạnh xuống

Bảng hoạt động

| S | С | Clocked | Q         | $\overline{Q}$ |
|---|---|---------|-----------|----------------|
| х | х | 0       | Không đổi | Không đổi      |

| X | х | 1        | Không đổi                                                        | Không đổi                                                    |
|---|---|----------|------------------------------------------------------------------|--------------------------------------------------------------|
| 0 | 0 | <b>\</b> | Không đổi                                                        | Không đổi                                                    |
| 0 | 1 | <b>\</b> | 0                                                                | 1                                                            |
| 1 | 0 | <b>\</b> | 1                                                                | 0                                                            |
| 1 | 1 | <b>\</b> | Không sử dụng vì Q và $\overline{\overline{Q}}$ đồng thời bằng 1 | Không sử dụng vì $Q$ và $\stackrel{-}{Q}$ đồng thời bằng $1$ |

Bảng 5. Bảng hoạt động của Clocked SC-FF kích bằng cạnh xuống



Hình 15. Sơ đồ mạch của Clocked SC-FF kích bằng cạnh xuống



## Hình 16. Giản đồ thời gian của Clocked SC-FF kích bằng cạnh xuống

Nhận xét: loại Clocked SC-FF này được đồng bộ bằng sự thay đổi mức điện thế từ mức 1 sang mức 0. Khi vẽ giản đồ thời gian của Clocked SC-FF kích bằng cạnh xuống, ta chỉ quan tâm đến những thời điểm cạnh xuống của ngõ nhập CLK, xét S = 1 hay C = 1 để xem Q có thay đổi trạng thái hay không.

### 1.2.4- JK-FF có ngõ nhập đồng bộ (Clocked JK-FF)

- Định nghĩa: Clocked JK-FF hoạt động giống như Clocked SC-FF, riêng trường hợp J và K đồng thời bằng 1 thì Q đảo trạng thái.
  - 1.2.4.1- JK-FF có ngõ nhập đồng bộ bằng cạnh lên
- Sơ đồ khối loại JK-FF có ngõ nhập tích cực mức cao, đồng bộ bằng sự thay đổi mức điện thế từ mức 0 sang mức 1 ( cạnh lên)

Hình 17. A Sơ đồ khối của Clocked JK-FF kích bằng cạnh lên

▶ Bảng hoạt đổngHCMUT-CNCP

|   | Bang noạt dọng temor-cher |          |                                        |                                                    |  |
|---|---------------------------|----------|----------------------------------------|----------------------------------------------------|--|
| J | K                         | Clocked  | Q                                      | $\bar{Q}\bar{Q}$                                   |  |
| Х | X                         | 0        | Không đổi                              | Không đổi                                          |  |
| Х | X                         | 1        | Không đổi                              | Không đổi                                          |  |
| 0 | 0                         | <b>↑</b> | Không đổi                              | Không đổi                                          |  |
| 0 | 1                         | <b>↑</b> | 0                                      | 1                                                  |  |
| 1 | 0                         | <b>↑</b> | 1                                      | 0                                                  |  |
| 1 | 1                         | <b>↑</b> | Toggle                                 | Toggle                                             |  |
|   |                           |          | (Đảo trạng thái, nếu Q đang ở<br>mức 0 | (Đảo trạng thái, nếu $\overline{Q}$ đang ở mức $0$ |  |
|   |                           |          | thì chuyển sang mức 1, nếu Q<br>đang ở | thì chuyển sang mức 1, nếu $\overline{Q}$          |  |
|   |                           |          | mức 1 thì chuyển sang mức 0)           | đang ở                                             |  |

Bảng 6. Bảng hoạt động của Clocked JK-FF kích bằng cạnh lên

Sơ đồ mạch



Hình 18. Sơ đồ mạch của Clocked JK-FF kích bằng cạnh lên



Hình 19. Giản đồ thời gian của Clocked JK-FF kích bằng cạnh lên

Nhận xét: loại Clocked JK-FF này được đồng bộ bằng sự thay đổi mức điện thế từ mức 0 sang mức 1. Khi vẽ giản đồ thời gian của Clocked JK-FF kích bằng cạnh lên, ta chỉ quan tâm đến những thời điểm cạnh lên của ngõ nhập CLK, xét J=1 hay K=1 để xem Q có thay đổi trạng thái hay không.

1.2.4.2- JK-FF có ngõ nhập đồng bộ bằng cạnh xuống

Sơ đồ khối loại JK-FF có ngõ nhập tích cực mức cao, đồng bộ bằng sự thay đổi mức điện thế từ mức 1 sang mức 0 ( cạnh xuống)



Hình 20. Sơ đồ khối của Clocked JK-FF kích bằng cạnh xuống

Bảng hoạt động

|   | Paul noạt dọng |          |                                                                                                               |                                                                                                                                         |
|---|----------------|----------|---------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------|
| J | K              | Clocked  | Q                                                                                                             | $\overline{Q}$                                                                                                                          |
| Х | X              | 0        | Không đối                                                                                                     | Không đổi                                                                                                                               |
| х | Х              | 1        | Không đổi                                                                                                     | Không đổi                                                                                                                               |
| 0 | 0              | <b>\</b> | Không đổi                                                                                                     | Không đổi                                                                                                                               |
| 0 | 1              | <b>\</b> | o CP                                                                                                          | 1                                                                                                                                       |
| 1 | 0              | <b>↓</b> | 1                                                                                                             | 0                                                                                                                                       |
| 1 | 1              | <b>↓</b> | Toggle  (Đảo trạng thái, nếu Q đang ở mức 0  thì chuyển sang mức 1, nếu Q đang ở mức 1 thì chuyển sang mức 0) | Toggle  (Đảo trạng thái, nếu $\overline{Q}$ đang ở mức 0  thì chuyển sang mức 1, nếu $\overline{Q}$ đang ở mức 1 thì chuyển sang mức 0) |

Bảng 7. Bảng hoạt động của JK-FF kích bằng cạnh xuống

Sơ đồ mạch



Hình 21. Sơ đồ mạch của Clocked JK-FF kích bằng cạnh xuống





Hình 22. Giản đồ thời gian của Clocked JK-FF kích bằng cạnh

Nhận xét: loại Clocked JK-FF này được đồng bộ bằng sự thay đổi mức điện thế từ mức 1 sang mức 0. Khi vẽ giản đồ thời gian của Clocked JK-FF kích bằng cạnh xuống, ta chỉ quan tâm đến những thời điểm cạnh xuống của ngõ nhập CLK, xét J = 1 hay K = 1 để xem Q có thay đổi trạng thái hay không.

### 1.2.5- D-FF có ngõ nhập đồng bộ (D-Latch/Clocked D-FF)

- Định nghĩa: D-Latch là một FF được đồng bộ bằng ngõ nhập EN (Enable). Trong khoảng thời gian ngõ nhập EN tích cực, ngõ xuất Q bằng ngõ nhập D, khi EN không tích cực, ngõ xuất Q của DC-Latch không đổi.
- Định nghĩa: Clocked D-FF là một FF được đồng bộ bằng ngô nhập CLK (Clock). Tại thời điểm ngô nhập CLK có sự thay đổi mức điện thế từ mức 0 sang mức 1 (kích cạnh lên) hay

có sự thay đổi mức điện thế từ mức 1 sang mức 0 (kích cạnhxuống), ngõ xuất Q bằng ngõ nhập D, Còn ở các khoảng thời gian khác, ngõ xuất Q của Clocked D-FF không đổi.

- 1.2.5.1- D-FF có ngõ nhập đồng bộ bằng mức điện thế
- Sơ đồ khối loại D-FF có ngõ nhập tích cực mức cao, đồng bộ bằng mức điện thế (D-Latch)



Hình 23. Sơ đồ khối của D-Latch



Hình 24. Sơ đồ mạch của D-Latch

Giản đồ thời gian



Hình 25. Giản đồ thời gian của D-Latch

Nhận xét: loại D-Latch này được đồng bộ bằng mức điện thế, khi EN = 0 thì ngõ xuất Q không thay đổi, khi EN bằng 1 thì Q = D. Trong trường hợp trên, khi vẽ giản đồ thời gian cho D-Latch loại này, ta chỉ xét Q thay đổi theo D trong khoảng thời gian T0\*→T1\*, T2\*→T3\*, T4\*→ mà thôi.

1.2.5.2- D-FF có ngõ nhập đồng bộ bằng cạnh lên

Sơ đồ khối loại D-FF có ngõ nhập tích cực mức cao, đồng bộ bằng sự thay đổi mức điện thế từ mức 0 sang mức 1 (Clocked D-FF -canh lên)



Hình 26. Sơ đồ khối của Clocked D-FF kích bằng cạnh lên

Bảng hoạt động

| D | Clocked  | Q         | $\overline{\overline{Q}}$ |
|---|----------|-----------|---------------------------|
| Х | 0        | Không đổi | Không đổi                 |
| Х | 1        | Không đổi | Không đổi                 |
| 0 | <b>↑</b> | 0         | 1                         |
| 1 | <b>↑</b> | 1         | 0                         |

Bảng 9. Bảng hoạt động của Clocked D-FF kích bằng cạnh lên

Sơ đồ mạch



Hình 27. Sơ đồ mạch của Clocked D-FF kích bằng cạnh lên

Giản đồ thời gian



Hình 28. Giản đồ thời gian của Clocked D-FF kích bằng cạnh lên

- Nhận xét:loại Clocked D-FF này được đồng bộ bằng sự thay đổi mức điện thế từ mức 0 sang mức 1. Khi vẽ giản đồ thời gian của Clocked D-FF kích bằng cạnh lên, ta chỉ quan tâm đến những thời điểm cạnh lên của ngõ nhập CLK, lúc đó Q = D, còn mọi khoảng thời gian khác Q không đổi.
  - 1.2.5.3- D-FF có ngõ nhập đồng bộ bằng cạnh xuống
- Sơ đồ khối loại D-FF có ngõ nhập tích cực mức cao, đồng bộ bằng sự thay đổi mức điện thế từ mức 1 sang mức 0 ( xuống)



Hình 29. Sơ đồ khối của Clocked D-FF kích bằng cạnh xuống

Bảng hoạt động

| D | Clocked  | Q         | $\overline{\overline{Q}}$ |
|---|----------|-----------|---------------------------|
| Х | 0        | Không đổi | Không đổi                 |
| X | 1        | Không đổi | Không đổi                 |
| 0 | <b>→</b> | 0         | 1                         |
| 1 | <b>\</b> | 1         | 0                         |

Bảng 10. Bảng hoạt động của Clocked D-FF kích bằng cạnh



Hình 30. Sơ đồ mạch của Clocked D-FF kích bằng cạnh xuống

➢ Giản đồ thời gian



Hình 31. Giản đồ thời gian của Clocked D-FF kích bằng cạnh xuống

Nhận xét:loại Clocked D-FF này được đồng bộ bằng sự thay đổi mức điện thế từ mức 1 sang mức 0. Khi vẽ giản đồ thời gian của Clocked D-FF kích bằng cạnh xuống, ta chỉ quan tâm đến những thời điểm cạnh xuống của ngõ nhập CLK, lúc đó Q = D, còn mọi khoảng thời gian khác Q không đổi. Và ta cũng nhận thấy là Q thay đổi chậm một chu kỳ Clock so với D.

## 1.2.6- T-FF có ngõ nhập đồng bộ (Clocked T-FF)

BỞI HCMUT-CNCP

- Định nghĩa: Clocked T-FF là một FF được đồng bộ bằng ngõ nhập CLK (Clock). Tại thời điểm ngõ nhập CLK có sự thay đổi mức điện thế từ mức 0 sang mức 1 (kích cạnh lên) hay có sự thay đổi mức điện thế từ mức 1 sang mức 0 (kích cạnhxuống), ngõ xuất Q không đổi trạng thái nếu ngõ nhập T = 0, ngõ xuất Q sẽ đảo trạng thái khi Q = 1. Còn ở các khoảng thời gian khác, ngõ xuất Q của Clocked T-FF không đổi.
- Sơ đồ khối loại T-FF có ngõ nhập tích cực mức cao, đồng bộ bằng sự thay đổi mức điện thế từ mức 0 sang mức 1 (Clocked T-FF -cạnh lên)



Hình 32. Sơ đồ khối của Clocked T-FF kích bằng cạnh lên

Bảng hoạt động

| Т | Clocked  | Q                                      | $\overline{Q}$                                                  |
|---|----------|----------------------------------------|-----------------------------------------------------------------|
| х | 0        | Không đổi                              | Không đổi                                                       |
| Х | 1        | Không đổi                              | Không đổi                                                       |
| 0 | <b></b>  | Không đổi                              | Không đổi                                                       |
| 1 | <b>↑</b> | Toggle                                 | Toggle                                                          |
|   |          | (Đảo trạng thái, nếu Q đang ở mức 0    | (Đảo trạng thái, nếu $\overset{oldsymbol{-}}{Q}$ đang ở mức $0$ |
|   |          | thì chuyển sang mức 1, nếu Q đang<br>ở | thì chuyển sang mức 1, nếu $\overline{\overline{Q}}$ đang       |
|   |          | mức 1 thì chuyển sang mức 0)           | ở                                                               |
|   |          | -0.4.0.4.                              | mức 1 thì chuyển sang mức 0)                                    |

Bảng 11. Bảng hoạt động của Clocked T-FF kích bằng cạnh



Hình 33. Sơ đồ mạch của Clocked T-FF kích bằng cạnh lên

Giản đồ thời gian



Hình 34. Giản đồ thời gian của Clocked T-FF kích bằng cạnh lên

- Nhận xét: loại Clocked T-FF này được đồng bộ bằng sự thay đổi mức điện thế từ mức 0 sang mức 1. Khi vẽ giản đồ thời gian của Clocked T-FF kích bằng cạnh lên, ta chỉ quan tâm đến những thời điểm cạnh lên của ngõ nhập CLK, nếu T = 0 ⇒ Q không đổi, nếu T = 1 ⇒ Q đảo trạng thái. Còn mọi khoảng thời gian khác Q không đổi.
  - 1.2.6.1- T-FF có ngõ nhập đồng bộ bằng cạnh xuống
- Sơ đồ khối loại T-FF có ngõ nhập tích cực mức cao, đồng bộ bằng sự thay đổi mức điện thế từ mức 1 sang mức 0 ( xuống)



Hình 35. Sơ đồ khối của Clocked T-FF kích bằng cạnh xuống

Bảng hoạt động

| Т | Clocked       | Q         | Q         |
|---|---------------|-----------|-----------|
| х | 0             | Không đổi | Không đổi |
| х | 1             | Không đổi | Không đổi |
| 0 | $\rightarrow$ | Không đổi | Không đổi |
| 1 | <b>\</b>      | Toggle    | Toggle    |

| (Đảo trạng thái, nếu Q đang ở mức<br>0<br>thì chuyển sang mức 1, nếu Q đang | (Đảo trạng thái, nếu $\overline{\overline{Q}}$ đang ở mức $0$ |
|-----------------------------------------------------------------------------|---------------------------------------------------------------|
| ở                                                                           | thì chuyển sang mức 1, nếu $\overline{\mathbb{Q}}$ đang       |
| mức 1 thì chuyển sang mức 0)                                                | ở                                                             |
|                                                                             | mức 1 thì chuyển sang mức 0)                                  |

Bảng 12. Bảng hoạt động của Clocked T-FF kích bằng cạnh xuống

Sơ đồ mạch



Hình 36. Sơ đồ mạch của Clocked T-FF kích bằng cạnh xuống

Giản đồ thời gian



Hình 37. Giản đồ thời gian của Clocked T-FF kích bằng cạnh xuống

Nhận xét: loại Clocked T-FF này được đồng bộ bằng sự thay đổi mức điện thế từ mức 1 sang mức 0. Khi vẽ giản đồ thời gian của Clocked T-FF kích bằng cạnh xuống, ta chỉ quan tâm đến những thời điểm cạnh xuống của ngõ nhập CLK, nếu  $T=0 \Rightarrow Q$  không đổi, nếu  $T=1 \Rightarrow Q$  đảo trạng thái. Còn mọi khoảng thời gian khác Q không đổi

### 1.2.7- Flip-Flop có các ngõ nhập CLEAR và PRESET

Để đặt trạng thái ban đầu cho ngõ xuất Q của FF, các chân CLEAR và PRESET được thêm vào. Sau đây là vài loại JK-FF, D-FF có các chân CLEAR, PRESET

1.2.7.1- Một loại Clocked JK-FF có ngõ nhập CLEAR

> Sơ đồ khối



Hình 38. Sơ đồ khối của Clocked JK-FF có chân CLEAR

Bảng hoạt động

| J | K | CLR | Clocked      | Q                                                                                                             | $\overline{Q}$                                                                                                                                    |
|---|---|-----|--------------|---------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------|
| Х | Х | 0   | TÀIXLI       | <b><u>ÊU SƯU TẬ</u>F</b>                                                                                      | 1                                                                                                                                                 |
| х | X | 1   | 0B <b>ở</b>  | ∣ H C M U TKhông đổi                                                                                          | Không đổi                                                                                                                                         |
| X | X | 1   | 1            | Không đổi                                                                                                     | Không đổi                                                                                                                                         |
| 0 | 0 | 1   | $\downarrow$ | Không đổi                                                                                                     | Không đổi                                                                                                                                         |
| 0 | 1 | 1   | <b>↓</b>     | 0                                                                                                             | 1                                                                                                                                                 |
| 1 | 0 | 1   | <b>\</b>     | 1                                                                                                             | 0                                                                                                                                                 |
| 1 | 1 | 1   | <b>\</b>     | Toggle  (Đảo trạng thái, nếu Q đang ở mức 0 thì chuyển sang mức 1, nếu Q đang ở mức 1 thì chuyển sang mức  0) | $Toggle$ (Đảo trạng thái, nếu $\overline{Q}$ đang ở mức $0$ thì chuyển sang mức $1$ , nếu $\overline{Q}$ đang ở mức $1$ thì chuyển sang mức $0$ ) |

Bảng 13. Bảng hoạt động của Clocked JK-FF có chân CLEAR

Sơ đồ mạch



Hình 39. Sơ đồ mạch của Clocked JK-FF có chân CLEAR

Giản đồ thời gian



Hình 40. Giản đồ thời gian của Clocked JK-FF kích bằng cạnh xuống có chân CLEAR

1.2.7.2- Một loại Clocked D-FF có ngõ nhập CLEAR và PRESET

> Sơ đồ khối



Hình 41. Sơ đồ khối của Clocked D-FF có chân CLEAR và PRESET

Bảng hoạt động

| D | PRE | CLR            | Clocked         | Q             | $\overline{Q}$ |
|---|-----|----------------|-----------------|---------------|----------------|
| X | 0   | 0              | X               | Không sử dụng | Không sử dụng  |
| X | 0   | 1              | X               | 1             | 0              |
| X | 1   | 0              | HOAC            | NC 0          | 1              |
| X | 1   | 1              | 0               | Không đổi     | Không đổi      |
| X | 1   | ) <sup>1</sup> | CH <sup>1</sup> | Không đổi     | Không đổi      |
| 0 | 1   | 1              |                 | 0             | 1              |
| 1 | 1   | 1              | $\uparrow$      | 1             | 0              |

Bảng 14. Bảng hoạt động của Clocked D-FF có chân CLEAR

### Sơ đồ mạch



Hình 42. Sơ đồ mạch của Clocked D-FF có chân CLEAR và PRESET

### ➤ Giản đồ thời gian



Hình 43. Giản đồ thời gian của Clocked D-FF kích bằng cạnh lên có chân CLEAR và PRESET

### 1.3- Định Nghĩa và Phân Loại Hệ Đếm Tuần Tự

### 1.3.1- DinhBnghĩaCMUT-CNCP

Hệ đếm là một mạch tuần tự tuần hoàn với một ngõ nhập là tín hiệu Clock để đếm, và các ngõ xuất biểu diễn số đếm và thay đổi từ số đếm này đến số đếm khác theo một thứ tự nhất định. Sau K tín hiệu Clock, thì hệ đếm trở lại trạng thái ban đầu. Hệ được xây dựng từ các FF và các mạch tổ hợp.

#### 1.3.2- Phân loại

- Hệ đếm được phân loại theo cách làm việc là hệ đếm đồng bộ và hệ đếm bất đồng bộ.
- Hệ đếm đồng bộ là hệ đếm là tất cả FF được điều khiển bởi một tín hiệu đồng bộ duy nhất là ngõ nhập (Clock), và sự thay đổi số đếm chỉ xảy ra khi có tín hiệu đồng bộ,

khoảng thời gian giữa hai tín hiệu đồng bộ phải đủ lớn để ngõ xuất luôn ở trang thái ổn đinh trước khi thay đổi.

Hệ đếm bất đồng bộ là hệ đếm mà các FF hoạt động theo các tín hiệu đồng bộ khác nhau, ngõ xuất của FF này là tín hiệu đồng bộ cho FF kia. Hệ đếm loại này khi chuyển từ số đếm này sang số đếm khác có thể qua những trạng thái trung gian không ổn định.

### 1.4- Một Số Hệ Đếm Tuần Tự

### 1.4.1- Hệ đếm chỉ dùng 1 FF

- ▶ Do mọi loại hệ đếm đều được xây dựng từ các FF, ta sẽ xét các mạch đếm ứng với 1 FF, mạch đếm mod 2 (đếm từ  $0 \rightarrow 1 \rightarrow 0 \rightarrow 1 \rightarrow 0 \rightarrow 1 \rightarrow ...$ ).
- Ta lập bảng hoạt động cho các loại FF ứng với trạng thái đếm ở trên như sau

| Trạn<br>g thái<br>đếm | Q<br>hiện tại | Q<br>kế tiếp | J          | CK | D | Т | S | С |
|-----------------------|---------------|--------------|------------|----|---|---|---|---|
| $S_0(0)$              | 0             | 1            | <b>p</b> 1 | X  | 1 | 1 | 1 | 0 |
| $S_{1}(1)$            | 1             | 0            | х          | 1  | 0 | 1 | 0 | 1 |

Từ bảng hoạt động trên, ta xây dựng mạch cho các loại FF như các mạch sau:
MILT-CNCP



Hình 44. Mạch đếm mod 2 dùng JK-FF



Hình 45. Mạch đếm mod 2 dùng D-FF



Hình 47. Mạch đếm mod 2 dùng SC-FF

### 1.4.2- Hệ đếm bất đồng bộ dùng JK-FF với N Flip Flop

1.4.2.1- Hệ đếm lên từ  $0 \rightarrow 2^N - 1$  (hệ đếm lên mod  $2^N$ )

- Nguyên lý: Với N JK-FF, ta sẽ thiết kế được mạch đếm lên mod 2<sup>N</sup> theo nguyên tắc là tín hiệu Clock vào chân CLK của FF đầu tiên, ngõ xuất của FF này sẽ là tín hiệu Clock vào chân CLK của FF kế tiếp, và tiếp tục như vậy cho đến FF cuối cùng. Các chân J,K của mọi FF đều ở mức logic 1, mọi chân Clear và Preset nếu có thì cũng ở trạng thái không tích cực.
- Bảng hoạt động:

| D | С | В   | A  | Trạng thái đếm                    |
|---|---|-----|----|-----------------------------------|
| 0 | 0 | 0   | 0  | 0                                 |
| 0 | 0 | 0   | 1  | 1                                 |
| 0 | 0 | 1   | 0  | 2                                 |
| 0 | 0 | 1   | 1  | 3                                 |
| 0 | 1 | 0   | 0  | 4                                 |
| 0 | 1 | 0   | 1  | 5                                 |
| 0 | 1 | 1   | 0  | 6                                 |
| 0 | 1 | 1   | 1  | 7                                 |
| 1 | 0 | 0   | 0  | 8                                 |
| 1 | 0 | 0   | 1  | 9                                 |
| 1 | 0 | 1   | 0  | 10                                |
| 1 | 0 | 1   | 1  | 11                                |
| 1 | 1 | 0   | 0  | 12                                |
| 1 | 1 | 0   | 1  | 13                                |
| 1 | 1 | 1   | 0  | 14                                |
| 1 | 1 | 1   | 1  | 15                                |
| 0 | 0 | 0   | 0  | 0                                 |
| 0 | 0 | 0   | して | $^{\prime\prime}$ C $^{\prime}$ 1 |
|   |   | AL. |    | ~~~                               |

Bảng 15. Bảng hoạt động bộ đếm lên mod 16

ightharpoonup Sơ đồ mạch dùng JK-FF trong mạch đếm từ  $0 
ightharpoonup 2^N$  - 1



Hình 48. Sơ đồ mạch dùng JK-FF của mạch đếm từ  $0 \rightarrow 2^{N}$  - 1

 $\succ\,$  Giản đồ thời gian của D, C, B, A trong 16 lần đếm



1.4.2.2- Hệ đếm lên từ 0  $\rightarrow$  K ; K  $\leq$  2 N - 1 (hệ đếm lên mod K+1)

Nguyên lý: Với N JK-FF, ta sẽ thiết kế được mạch đếm lên mod K+1 ≤ 2<sup>N</sup> theo như mod 2<sup>N</sup>, các chân Clear được dùng để chuyển bộ đếm về trạng thái ban đầu. Ví dụ trong trường hợp dùng 4 FF, ta phải thiết kế mạch tổ hợp gồm các ngõ nhập D, C, B, A và ngõ xuất là Z được nối vào các chân Clear của các FF, theo bảng hoạt động dưới và đưa ra mạch hoạt động như hình vẽ dưới.

➤ Bảng hoạt động:

| D | С | В | A | Z | Trạng<br>thái đếm |
|---|---|---|---|---|-------------------|
| 0 | 0 | 0 | 0 | 1 | 0                 |
| 0 | 0 | 0 | 1 | 1 | 1                 |
| 0 | 0 | 1 | 0 | 1 | 2                 |
| 0 | 0 | 1 | 1 | 1 | 3                 |
| 0 | 1 | 0 | 0 | 1 | 4                 |
| 0 | 1 | 0 | 1 | 1 | 5                 |
| 0 | 1 | 1 | 0 | 1 | 6                 |
| 0 | 1 | 1 | 1 | 1 | 7                 |

|     |     |     |     | ••• |       |
|-----|-----|-----|-----|-----|-------|
|     |     |     |     | 1   | k-1   |
|     |     |     |     | 1   | Không |
| ••• | ••• |     | ••• | 1   | đếm   |
|     |     |     |     | 0   | Không |
| ••• | ••• | ••• | ••• | U   | đếm   |
|     |     |     |     |     | aem   |
|     |     |     |     | 0   | Không |
|     |     |     |     |     | đếm   |
| ••• |     |     |     |     | Không |
|     |     |     |     |     | đếm   |
| -   |     |     |     |     |       |
| ••• |     |     | ••• | ••• | Không |
|     |     |     |     |     | đếm   |
| 1   | 1   | 1   | 1   | 0   | Không |
|     |     |     |     |     | đếm   |

Bảng 16. Bảng hoạt động bộ đếm lên từ  $0 \rightarrow K$ 

> Sơ đồ mạch dùng 4 JK-FF trong mạch đếm lên từ  $0 \rightarrow K \le 0.4$ 



Hình 50. Sơ đồ mạch dùng JK-FF của bộ đếm lên từ  $0 \rightarrow K$ 

 $\blacktriangleright$  Ví dụ: thiết kế mạch đếm lên từ  $0 \rightarrow 10$ 

Bảng hoạt động

| D | С | В | A | Z | Trạng thái đếm |
|---|---|---|---|---|----------------|
| 0 | 0 | 0 | 0 | 1 | 0              |
| 0 | 0 | 0 | 1 | 1 | 1              |
| 0 | 0 | 1 | 0 | 1 | 2              |
| 0 | 0 | 1 | 1 | 1 | 3              |
| 0 | 1 | 0 | 0 | 1 | 4              |
| 0 | 1 | 0 | 1 | 1 | 5              |
| 0 | 1 | 1 | 0 | 1 | 6              |
| 0 | 1 | 1 | 1 | 1 | 7              |
| 1 | 0 | 0 | 0 | 1 | 8              |
| 1 | 0 | 0 | 1 | 1 | 9              |

| 1 | 0 | 1 | 0 | 1 | 10                                  |
|---|---|---|---|---|-------------------------------------|
| 1 | 0 | 1 | 1 | 0 | Không bền vững, về lại trạng thái 0 |
| 1 | 1 | 0 | 0 | 0 | Không bền vững, về lại trạng        |
|   |   |   |   |   | thái 0                              |
| 1 | 1 | 0 | 1 | 0 | Không bền vững, về lại trạng        |
|   |   |   |   |   | thái 0                              |
| 1 | 1 | 1 | 0 | 0 | Không bền vững, về lại trạng        |
|   |   |   |   |   | thái 0                              |
| 1 | 1 | 1 | 1 | 0 | Không bền vững, về lại trạng        |
|   |   |   |   |   | thái 0                              |

Bảng 17. Bảng hoạt động của mạch đếm lên từ 0→10 các trạng thái ngoài bộ đếm được đưa về trạng thái 0

Lập bảng Karnaugh, ta thấy

|    | DC BA | 00  | 01   | 11 | 10 |
|----|-------|-----|------|----|----|
|    | 00    | O¹A | C¹/\ | 1  | 1  |
| G) | 01    | 1   | 1    | 1. | 1  |
| BA | 11    | 0   | 0    | 0  | 0  |
|    | 10    | 1   | CP   | 0  | 1  |
|    |       |     |      |    |    |

Bảng 18. Bảng Karnaugh cho Z các trạng thái ngoài bộ đếm được đưa về trạng thái 0

Ta có công thức: 
$$Z \stackrel{\square}{=} \overline{D} + \overline{C}, \overline{B} + \overline{C}, \overline{A} = \overline{D.C + D.B.A}$$

Ta có sơ đồ mạch trong trường hợp này là



Hình 51. Sơ đồ mạch đếm từ  $0 \rightarrow 10$  với các trạng thái ngoài bộ đếm được đưa về trạng thái 0.

Tuy nhiên mạch này dùng khá nhiều cổng, trong khi ta nhận thấy khi mạch đếm đến trạng thái 11 là trạng thái trung gian không bền vững, nó nhanh chóng bị xóa về trạng thái 0, như vậy các trạng thái sau trạng thái 11 là 12, 13, 14, 15

sẽ không tồn tại, do đó tại các trạng thái này ta cho Z tùy chọn (Z = x), như vậy mạch sẽ rút gọn hơn

Bảng hoạt động

| D | С | В | A     | Z        | Trạng thái đếm     |
|---|---|---|-------|----------|--------------------|
| 0 | 0 | 0 | 0     | 1        | 0                  |
| 0 | 0 | 0 | 1     | 1        | 1                  |
| 0 | 0 | 1 | 0     | 1        | 2                  |
| 0 | 0 | 1 | 1     | 1        | 3                  |
| 0 | 1 | 0 | 0     | 1        | 4                  |
| 0 | 1 | 0 | 1     | 1        | 5                  |
| 0 | 1 | 1 | 0     | 1        | 6                  |
| 0 | 1 | 1 | 1     | 1        | 7                  |
| 1 | 0 | 0 | 0     | 1        | 8                  |
| 1 | 0 | 0 | 1     | 1        | 9                  |
| 1 | 0 | 1 | 0     | 1        | 10                 |
| 1 | 0 | 1 | 1     | 0        | Không bền vững, về |
|   |   |   |       | NOACW-   | lại trạng thái 0   |
| 1 | 1 | 0 | 0     | YHO X CD | Tuỳ chọn           |
| 1 | 1 | 0 | 1     | x .C     | Tuỳ chọn           |
| 1 | 1 | 1 | 0     | X        | 👤 Tuỳ chọn         |
| 1 | 1 | 1 | $Q_1$ | x        | Tuỳ chọn           |

Bảng 19. Bảng hoạt động của mạch đếm lên từ 0→10, với các trạng thái đếm lớn hơn 11 được tùy chọn

Lập bảng Karnaugh, ta thấy BA DC 00 1 1 01 1 1 1 1 11 x=1x=1x=0x=110 0 1

Bảng 20. Bảng Karnaugh cho Z với các trạng thái đếm lớn hơn 11 được tùy chọn

Ta có công thức:  $Z = \overline{D} + \overline{B} + \overline{A} = \overline{D.B.A}$ 

 $\,\succ\,\,$  Ta có sơ đồ mạch trong trường hợp này là



Hình 52. Sơ đồ mạch đếm từ  $0 \rightarrow 10$  với các trạng thái đếm lớn hơn 11 được tùy chọn

1.4.2.3- Hệ đếm xuống từ  $2^N-1 \rightarrow 0$  (hệ đếm xuống mod  $2^N$ )

Nguyên lý: mạch đếm xuống này hoàn toàn giống mạch đếm lên mod 2<sup>N</sup>, ta chỉ dùng các chân Q thay cho Q ( D\*, C\*, B\*, A\*) thay cho (D, C, B, A).



Hình 53. Sơ đồ mạch dùng JK-FF cho mạch đếm xuống mod  $2^{N}$ .

1.4.2.4- Hệ đếm xuống từ  $2^N-1 \to M \; ; \; M \geq 0$  (hệ đếm xuống mod  $K=2^{N_-}\,M)$ 

- Nguyên lý: mạch đếm xuống này hoàn toàn giống mạch đếm lên mod 2<sup>N</sup> 1, ta chỉ dùng các chân Q thay cho Q (D\*, C\*, B\*, A\*) thay cho (D, C, B, A).
- > Sơ đồ mạch



Hình 54. Sơ đồ mạch dùng JK-FF cho mạch đếm xuống  $2^N - 1$   $\rightarrow M$ 

 $\,\blacktriangleright\,$  Ví dụ thiết kế mạch đếm xuống từ 15  $\to$  5 dùng JK-FF, ta có sơ đồ mạch như sau



Hình 55. Sơ đồ mạch dùng JK-FF cho mạch đếm xuống từ  $15 \rightarrow 5$ .

## TÀI LIÊU SƯU TÂP

1.4.2.5- Hệ đếm xuống từ L  $\rightarrow 0$  ; L  $\leq 2^N-1$  (hệ đếm xuống mod K = L + 1)

- ▶ Nguyên lý: mạch đếm xuống này hoàn toàn giống mạch đếm xuống  $2^N-1 \to M$ , ta chỉ dùng các hàm Z khác nhau áp vào các chân Clear khác nhau để về trạng thái mong muốn.
- ➢ Sơ đồ mạch



Hình 56. Sơ đồ mạch dùng JK-FF thiết kế mạch đếm xuống từ L  $\rightarrow$  0

➤ Ví dụ, thiết kế mạch đếm xuống từ 10→0 bằng JK-FF

Lập bảng hoạt động

| D* | C* | В* | VA*                  | Z4         | Z3         | Z2    | Z1  | Trạng thái đếm     |
|----|----|----|----------------------|------------|------------|-------|-----|--------------------|
| 1  | 1  | 1  | 1                    | 1          | 0          | 1     | 0   | Không bền          |
|    |    |    |                      |            | CP         |       |     | vững, về lại trạng |
|    |    |    |                      |            | O.         |       |     | thái 10            |
| 1  | 1  | 1  | 0                    | x          | х          | x     | x   | Tuỳ chọn           |
| 1  | 1  | 0  | т À 1 <sup>1</sup> 1 | <b>≙</b> x | C X        | X     | x   | Tuỳ chọn           |
| 1  | 1  | 0  | AI <sub>0</sub>      | T x        | <b>5 Q</b> | U x 1 | X X | Tuỳ chọn           |
| 1  | 0  | 1  | 1 B                  | ởΙ HX      | IUT-XC     | ICP x | X   | Tuỳ chọn           |
| 1  | 0  | 1  | 0                    | 1          | 1          | 1     | 1   | 10                 |
| 1  | 0  | 0  | 1                    | 1          | 1          | 1     | 1   | 9                  |
| 1  | 0  | 0  | 0                    | 1          | 1          | 1     | 1   | 8                  |
| 0  | 1  | 1  | 1                    | 1          | 1          | 1     | 1   | 7                  |
| 0  | 1  | 1  | 0                    | 1          | 1          | 1     | 1   | 6                  |
| 0  | 1  | 0  | 1                    | 1          | 1          | 1     | 1   | 5                  |
| 0  | 1  | 0  | 0                    | 1          | 1          | 1     | 1   | 4                  |
| 0  | 0  | 1  | 1                    | 1          | 1          | 1     | 1   | 3                  |
| 0  | 0  | 1  | 0                    | 1          | 1          | 1     | 1   | 2                  |
| 0  | 0  | 0  | 1                    | 1          | 1          | 1     | 1   | 1                  |
| 0  | 0  | 0  | 0                    | 1          | 1          | 1     | 1   | 0                  |

Bảng 21. Bảng hoạt động của mạch đếm xuống từ  $10 \rightarrow 0$  bằng JK-FF

Rút gọn bằng biểu đồ Karnaugh, ta có công thức Z4 = Z2 = 1, Z3 = Z1 =  $\overline{\mathrm{D.C}}$ 

➤ Sơ đồ mạch của bộ đếm xuống từ 10→0 bằng JK-FF



Hình 57. Sơ đồ mạch của bộ đếm xuống từ 10→0 bằng JK-FF

### 1.4.3- Hệ đếm bất đồng bộ dùng D-FF, T-FF, SC-FF

- Nguyên lý: để thiết kế các hệ đếm bất đồng bộ dùng D-FF, T-FF, SC-FF cũng giống như dùng JK-FF, với mỗi FF phải được thiết kế thành bộ đếm 2 đã trình bày ở đầu chương. Rồi lấy ngõ xuất Q của FF trước làm xung Clock cho FF sau. Ta lấy một ví dụ dùng D-FF thiết kế mạch đếm bất đồng bộ.
- > Sơ đồ cho một mạch đếm xuống dùng D-FF có chân CLear và Preset để thiết kế mạch đếm xuống từ L  $\to$  M ; L  $\le$  2<sup>N</sup> -



Hình 58. Sơ đồ mạch dùng D-FF có chân CLear và Preset để thiết kế mạch đếm xuống từ L  $\rightarrow$  M ; L  $\leq$  2<sup>N</sup> - 1, M  $\geq$  0

Ví dụ dùng D-FF có chân Clear và Preset thiết kế mạch đếm xuống từ 10 về 5

Bảng hoạt động

| D | C | В | A | Z     | Z   | Z     | Z            | Y    | Y        | Y | Y | Trạ              |
|---|---|---|---|-------|-----|-------|--------------|------|----------|---|---|------------------|
|   |   |   |   | 4     | 3   | 2     | 1            | 4    | 3        | 2 | 1 | ng thái<br>đếm   |
| 1 | 1 | 1 | 1 | 1     | 0   | 1     | 0            | 0    | 1        | 0 | 1 | Kh<br>ông        |
|   |   |   |   |       |     |       |              |      |          |   |   | bền              |
|   |   |   |   |       |     |       |              |      |          |   |   | vững,            |
|   |   |   |   |       |     |       |              |      |          |   |   | về lại           |
|   |   |   |   |       |     |       |              |      |          |   |   | trạng<br>thái 10 |
| 1 | 1 | 1 | 0 | х     | X   | X     | X            | X    | х        | х | х | Tu               |
|   |   |   |   |       |     |       |              |      |          |   |   | ÿ                |
|   |   |   |   |       |     |       |              |      |          |   |   | chọn             |
| 1 | 1 | 0 | 1 | х     | X   | OA    | $C \wedge x$ | Х    | х        | Х | х | Tu               |
|   |   |   |   |       | KI  |       |              | D    |          |   |   | ỳ                |
|   |   |   |   | G     | ,   |       |              | .C   |          |   |   | chọn             |
| 1 | 1 | 0 | 0 | X     | х   | X     | X            | х    | х        | х | Х | Tu               |
|   |   |   |   | 2     |     |       |              |      | >        |   |   | ỳ                |
|   |   |   |   |       | k   |       | CP           |      |          |   |   | chọn             |
| 1 | 0 | 1 | 1 | х     | х   | x     | x            | Х    | Х        | Х | Х | Tu               |
|   |   |   |   |       |     |       |              |      |          | - |   | ỳ chọn           |
| 1 |   |   | 0 | $A_1$ | 1   | U 1   |              |      | $AP_1^1$ | 1 | 1 | 10               |
| 1 |   |   |   | 1     | Bở1 | H C M | T-C1         | Cp 1 | 1<br>1   | 1 | 1 | 9 8              |
| 0 |   |   | 1 | 1     | 1   | 1 C N | 1            | 1    | 1        | 1 | 1 | 7                |
| 0 |   |   | 0 | 1     | 1   | 1     | 1            | 1    | 1        | 1 | 1 | 6                |
| 0 |   | 0 |   | 1     | 1   | 1     | 1            | 1    | 1        | 1 | 1 | 5                |
| 0 | 1 | 0 | 0 | 1     | 0   | 1     | 0            | 0    | 1        | 0 | 1 | Kh               |
|   |   |   |   |       |     |       |              |      |          |   |   | ông<br>bền       |
|   |   |   |   |       |     |       |              |      |          |   |   | vững,            |
|   |   |   |   |       |     |       |              |      |          |   |   | về lại           |
|   |   |   |   |       |     |       |              |      |          |   |   | trạng            |
|   |   |   |   |       |     |       |              |      |          |   |   | thái 10          |
| 0 | 0 | 1 | 1 | X     | Х   | X     | Х            | X    | X        | X | X | Tu               |
|   |   |   |   |       |     |       |              |      |          |   |   | ỳ                |
|   | _ |   |   |       |     |       |              |      |          |   |   | chọn             |
| 0 | 0 | 1 | 0 | X     | Х   | X     | X            | X    | X        | X | X | Tu               |
|   |   |   |   |       |     |       |              |      |          |   |   | ỳ                |
|   |   |   |   |       |     |       |              |      |          |   |   | chọn             |

|   | 0 | 0 | 0 | 1 | X | X | X | X | Х | Х | Х | X | Tu         |
|---|---|---|---|---|---|---|---|---|---|---|---|---|------------|
|   |   |   |   |   |   |   |   |   |   |   |   |   | ỳ          |
|   |   |   |   |   |   |   |   |   |   |   |   |   | chọn       |
|   | 0 | 0 | 0 | 0 | 1 | 0 | 1 | 0 | 0 | 1 | 0 | 1 | Kh         |
|   |   |   |   |   |   |   |   |   |   |   |   |   | ông<br>bền |
|   |   |   |   |   |   |   |   |   |   |   |   |   |            |
|   |   |   |   |   |   |   |   |   |   |   |   |   | vững,      |
|   |   |   |   |   |   |   |   |   |   |   |   |   | về lại     |
| ı |   |   |   |   |   |   |   |   |   |   |   |   | trạng      |
|   |   |   |   |   |   |   |   |   |   |   |   |   | thái 10    |

Bảng 22. Bảng hoạt động của mạch đếm xuống từ  $10{ o}5$  bằng D-FF

Rút gọn bằng biểu đồ Karnaugh, ta có công thức Z4 = Z2 = Y3 = Y1 = 1,  $Z3 = Z1 = Y4 = Y2 = D.\overline{C} + \overline{B}.A + \overline{D}.B$ Ta có sơ đồ mạch như sau:



Hình 59. Sơ đồ mạch đếm xuống bất đồng bộ từ 10→5 bằng D-FF có chân Clear và Preset

# 1.4.4- Bảng chuyển đổi trạng thái cho hệ đếm đồng bộ

Để thiết kế hệ đếm đồng bộ, mọi chân Clear và Preset đều không dùng (chúng luôn ở mức không tích cực) nên trong sơ đồ mạch ta sẽ không đề cập đến chúng để cho mạch rõ ràng hơn. Ở loại mạch đồng bộ này, tuỳ thuộc vào các ngõ nhập JK, D, T, SC mà ngõ xuất thay đổi.

1.4.4.1- Bảng hoạt động cho các loại FF ứng với trạng thái chuyển dịch

Ta lập bảng hoạt động cho các loại FF ứng với trạng thái chuyển dịch ở trên như sau

| ,11 | ayen aic                                    | n o uc        | ,11 1111U    | sau |     |   |   |   |   |
|-----|---------------------------------------------|---------------|--------------|-----|-----|---|---|---|---|
|     | Trạn<br>g thái<br>chuyển<br>dịch            | Q<br>hiện tại | Q<br>kế tiếp | J   | K   | D | Т | S | С |
|     | $0 \rightarrow$                             | 0             | 0            | 0   | Х   | 0 | 0 | 0 | X |
|     | $0 \rightarrow 1$                           | 0             | 1            | 1   | Х   | 1 | 1 | 1 | 0 |
|     | $ \begin{array}{c} 1 \to \\ 0 \end{array} $ | KHO           | ) A C        | V C | 1   | 0 | 1 | 0 | 1 |
|     | 10                                          |               | Z \          | х   | 100 | 1 | 0 | X | 0 |

Bảng 23. Bảng hoạt động cho JK-FF, D-FF, T-FF, SC-FF ứng với trạng thái chuyển dịch

- 1.4.4.2- Các bước thiết kế một hệ đếm đồng bộ
- Cho trước một một hệ đếm đồng bộ, để thiết kế mạch theo yêu cầu, ta tiến hành các bước sau:
- Bước 1: Xác định số FF cần dùng bằng cách xem số lớn nhất trong hệ đếm được biểu diễn bằng bao nhiệu bit.
- Bước 2: Lập giản đồ hệ đếm theo yêu cầu thực tế, kể cả những trạng thái ngoài vòng đếm cũng đưa chúng vào vòng đếm.
- Bước 3: Lập bảng chuyển dịch trạng thái hiện tại và trạng thái kế tiếp theo giản đồ ở bước 2.
- Bước 4: Lập bảng hoạt động cho mạch tổ hợp vào các chân J,K hay D hay T hay SC của các FF.
- Bước 5: Dùng biểu đồ Karnaugh để rút gọn mạch tổ hợp.
- Bước 6: Vẽ sơ đồ mạch.

- 1.4.4.3- Các bước phân tích một hệ đếm đồng bộ
- Cho trước một mạch đồng bộ, để phân tích hoạt động của mạch đó, ta tiến hành các bước sau:
- Bước 1: Lập bảng hoạt động với đầy đủ các trạng thái đếm (2<sup>N</sup> trạng thái đếm) và các ô JK, SC, D, T với công thức tương ứng với sơ đồ mạch.
- Bước 2: Thay các giá trị của JK, SC, D, T vào các ô tương ứng với các giá trị của D<sub>HT</sub>, C<sub>HT</sub>, B<sub>HT</sub>, A<sub>HT</sub>.
- Bước 3: Dựa vào các giá trị của JK, SC, D, T ta tính được các giá trị của D<sub>HT</sub>, C<sub>KT</sub>, B<sub>KT</sub>, A<sub>KT</sub>.
- Bước 4: Từ bảng hoạt động của bước 3, ta vẽ được giản đồ hệ đếm của mạch đã cho.

# 1.4.5- Thiết kế một mạch đếm đồng bộ dùng JK-FF

Cho một ví dụ về thiết kế mạch đếm đồng bộ theo thứ tự như sau:  $0 \to 1 \to 2 \to 3 \to 4 \to 0 \to 1 \to ...$ 

- Bước 1: Ta nhận thấy số lớn nhất trong mạch đếm là số 4 chỉ có 3 bit là 100 ⇒ chỉ dùng 3 FF để thiết kế.
- ▶ Bước 2: Ta nhận thấy mạch chỉ có 5 trạng thái, trong khi mạch dùng 3 FF sẽ có đến 8 trạng thái, vậy còn 3 trạng thái ngoài vòng đếm là 5, 6, 7. Ta chọn tuỳ ý các trạng thái ngoài vòng liên kết với một trạng thái bất kỳ trong vòng đếm, trong ví dụ này, ta chọn trạng thái 5 → trạng thái 1, trạng thái 7 → trạng thái 6 → trạng thái 4. Ta có giản đồ vòng đếm như sau:



Hình 60. Giản đồ trạng thái cho hệ đếm

> Bước 3: Lập bảng dịch chuyển trạng thái theo giản đồ

| $C_{\mathrm{HT}}$ | $\mathrm{B}_{\mathrm{HT}}$ | $A_{ m HT}$ | $C_{KT}$ | $B_{KT}$ | $A_{KT}$ |
|-------------------|----------------------------|-------------|----------|----------|----------|
| 0                 | 0                          | 0           | 0        | 0        | 1        |
| 0                 | 0                          | 1           | 0        | 1        | 0        |
| 0                 | 1                          | 0           | 0        | 1        | 1        |
| 0                 | 1                          | 1           | 1        | 0        | 0        |
| 1                 | 0                          | 0           | 0        | 0        | 0        |
| 1                 | 0                          | 1           | 0        | 0        | 1        |
| 1                 | 1                          | 0           | 1        | 0        | 0        |
| 1                 | 1                          | 1           | 1        | 1        | 0        |

Bảng 24. Bảng dịch chuyển trạng thái theo giản đồ

Bước 4: lập bảng hoạt động cho mạch tổ hợp vào các chân J,K của các FF

| С  | В  | A  | С  | В  | A     | J          | K    | J | K | J | K |
|----|----|----|----|----|-------|------------|------|---|---|---|---|
| HT | HT | HT | KT | KT | KT    | С          | С    | В | В | A | A |
| 0  | 0  | 0  | 0  | 0  | n A C | <b>N</b> 0 | X    | 0 | X | 1 | X |
| 0  | 0  | 1  | 0  | 1  | 0     | 0          | ) x  | 1 | X | x | 1 |
| 0  | 1  | 0  | 0  | 1  | 1     | 0          | * OX | х | 0 | 1 | X |
| 0  | 1  | 1  | 1  | 0  | 0     | 1          | x    | x | 1 | х | 1 |
| 1  | 0  | 0  | 0  | 0  | 0     | x          | 1    | 0 | x | 0 | X |
| 1  | 0  | 1  | 0  | 0  | 1     | x          | 1    | 0 | x | х | 0 |
| 1  | 1  | 0  | 1  | 0  | 0     | x          | 0    | х | 1 | 0 | X |
| 1  | 1  | 1  | 1  | 1  | 0     | Х          | 0    | X | 0 | X | 1 |

Bảng 25. Bảng hoạt động cho J<sub>C</sub>, K<sub>C</sub>, J<sub>B</sub>, K<sub>B</sub>, J<sub>A</sub>, K<sub>A</sub>

Bước 5: Lập bảng Karnaugh cho J<sub>C</sub>, K<sub>C</sub>, J<sub>B</sub>, K<sub>B</sub>, J<sub>A</sub>, K<sub>A</sub> để rút gọn





Bảng 26. Bảng Karnaugh cho  $J_C$ ,  $K_C \Rightarrow J_C = B.A$ ,  $K_C = \overline{B}$ 





Bảng 27. Bảng Karnaugh cho  $J_B$ ,  $K_B \Rightarrow J_B = \overline{C} \cdot A$ ,  $K_B = C \oplus A$ 



Bảng 28. Bảng Karnaugh cho J<sub>A</sub>, K<sub>A</sub>  $\Rightarrow$  J<sub>A</sub> =  $\overline{C}$ , K<sub>A</sub> =  $\overline{C}$  + B

Bước 6: Vẽ sơ đồ mạch



Hình 61. Sơ đồ mạch đếm đồng bộ  $0 \rightarrow 1 \rightarrow 2 \rightarrow 3 \rightarrow 4 \rightarrow 0 \rightarrow ...$ 

# 1.4.6- Phân tích một mạch đếm đồng bộ

Cho một sơ đồ mạch đồng bộ, để phân tích mạch đó đếm như thế nào, ta lập bảng hoạt động cho sơ đồ mạch của hình trên theo các bước như sau:

Bước 1: Thay các công thức của J<sub>C</sub>, K<sub>C</sub>, J<sub>B</sub>, K<sub>B</sub>, J<sub>A</sub>, K<sub>A</sub> vào các ô tương ứng

| С | В | А | С | В | A<br>KT | J <sub>C</sub> =<br>B.A | $_{C}=\frac{K}{B}$ | Ј<br>В=<br><u>С</u> .А | K <sub>B</sub> =<br>C⊕A | J<br>A=<br><u>C</u> | $ \begin{array}{c} K \\ A = \overline{C} \\ +B \end{array} $ |
|---|---|---|---|---|---------|-------------------------|--------------------|------------------------|-------------------------|---------------------|--------------------------------------------------------------|
| 0 | 0 | 0 |   |   |         |                         |                    |                        |                         |                     |                                                              |
| 0 | 0 | 1 |   |   |         |                         |                    |                        |                         |                     |                                                              |
| 0 | 1 | 0 |   |   |         |                         |                    |                        |                         |                     |                                                              |
| 0 | 1 | 1 |   |   |         |                         |                    |                        |                         |                     |                                                              |
| 1 | 0 | 0 |   |   |         |                         |                    |                        |                         |                     |                                                              |
| 1 | 0 | 1 |   |   |         |                         |                    |                        |                         |                     |                                                              |
| 1 | 1 | 0 |   |   |         |                         |                    |                        |                         |                     |                                                              |
| 1 | 1 | 1 |   |   |         |                         |                    |                        |                         |                     |                                                              |

Bảng 29. Thay các công thức của J<sub>C</sub>, K<sub>C</sub>, J<sub>B</sub>, K<sub>B</sub>, J<sub>A</sub>,

▶ Bước 2: Tính các giá trị của J<sub>C</sub>, K<sub>C</sub>, J<sub>B</sub>, K<sub>B</sub>, J<sub>A</sub>, K<sub>A</sub> vào các ô tương ứng theo C<sub>HT</sub>, B<sub>HT</sub>, A<sub>HT</sub>.

| С<br>нт | В<br>нт | А | С<br>кт | В кт | A<br>KT C | Jc=   | $C=\overline{B}$ | Ј<br>В=<br><u>С</u> .А | K <sub>B</sub> =<br>C⊕A | $ \begin{array}{c} J \\ A = \\ \overline{C} \end{array} $ | $ \begin{array}{c} K \\ \overline{C} \\ +B \end{array} $ |
|---------|---------|---|---------|------|-----------|-------|------------------|------------------------|-------------------------|-----------------------------------------------------------|----------------------------------------------------------|
| 0       | 0       | 0 |         | C    |           | 0     | 1(               | 0                      | 0                       | 1                                                         | 1                                                        |
| 0       | 0       | 1 |         | ٩(   |           | 0     | 1                | 0_1                    | 1                       | 1                                                         | 1                                                        |
| 0       | 1       | 0 | Q       | ì    | C         | 0     | 0                | <b>3</b> 0             | 0                       | 1                                                         | 1                                                        |
| 0       | 1       | 1 |         |      |           | 1     | 0                | 1                      | 1                       | 1                                                         | 1                                                        |
| 1       | 0       | 0 |         |      |           | 0     | 1                | 0                      | 1                       | 0                                                         | 0                                                        |
| 1       | 0       | 1 |         |      |           | 0     | 1                | 0                      | 0                       | 0                                                         | 0                                                        |
| 1       | 1       | 0 |         |      |           | 0     | 0                | 0                      | 1                       | 0                                                         | 1                                                        |
| 1       | 1       | 1 |         | λLI  | ıÊı       | 1 011 | 0                | $\hat{\Lambda}$ $0$    | 0                       | 0                                                         | 1                                                        |

Bảng 30. Tính các giá trị của J<sub>C</sub>, K<sub>C</sub>, J<sub>B</sub>, K<sub>B</sub>, J<sub>A</sub>, K<sub>A</sub>

ightharpoonup Bước 3: Tính các giá trị của  $C_{KT}$ ,  $B_{KT}$ ,  $A_{KT}$  vào các ô tương ứng theo  $J_C$ ,  $K_C$ ,  $J_B$ ,  $K_B$ ,  $J_A$ ,  $K_A$ 

| С<br>нт | В | А | C<br>KT | В | A<br>KT | J <sub>C</sub> =<br>B.A | $_{C}=\frac{K}{B}$ | Ј<br>В=<br><u>С</u> .А | K <sub>B</sub> =<br>C⊕A | $ \begin{array}{c} J \\ A = \\ \overline{C} \end{array} $ | $ \begin{array}{c} K \\ -\overline{C} \\ +B \end{array} $ |
|---------|---|---|---------|---|---------|-------------------------|--------------------|------------------------|-------------------------|-----------------------------------------------------------|-----------------------------------------------------------|
| 0       | 0 | 0 | 0       | 0 | 1       | 0                       | 1                  | 0                      | 0                       | 1                                                         | 1                                                         |
| 0       | 0 | 1 | 0       | 1 | 0       | 0                       | 1                  | 1                      | 1                       | 1                                                         | 1                                                         |
| 0       | 1 | 0 | 0       | 1 | 1       | 0                       | 0                  | 0                      | 0                       | 1                                                         | 1                                                         |
| 0       | 1 | 1 | 1       | 0 | 0       | 1                       | 0                  | 1                      | 1                       | 1                                                         | 1                                                         |
| 1       | 0 | 0 | 0       | 0 | 0       | 0                       | 1                  | 0                      | 1                       | 0                                                         | 0                                                         |
| 1       | 0 | 1 | 0       | 0 | 1       | 0                       | 1                  | 0                      | 0                       | 0                                                         | 0                                                         |
| 1       | 1 | 0 | 1       | 0 | 1       | 0                       | 0                  | 0                      | 1                       | 0                                                         | 1                                                         |
| 1       | 1 | 1 | 1       | 1 | 1       | 1                       | 0                  | 0                      | 0                       | 0                                                         | 1                                                         |

Bảng 31. Tính các giá trị của C<sub>KT</sub>, B<sub>KT</sub>, A<sub>KT</sub>

Bước 4: Vẽ giản đồ trạng thái cho hệ đếm



Hình 62. Giản đồ trạng thái cho hệ đếm

# 1.4.7- Thiết kế một hệ đếm đồng bộ dùng D-FF, T-FF, SC-FF

Cho một ví dụ về thiết kế mạch đếm đồng bộ theo thứ tự như sau:  $0 \to 1 \to 2 \to 3 \to 4 \to 0 \to 1 \to ...$  như trong ví dụ dùng JK-FF nhưng ta dùng D-FF và lập bảng giản đồ trạng thái đếm khác.

- Bước 1: Ta nhận thấy số lớn nhất trong mạch đếm là số 4 chỉ có 3 bit là 100 ⇒ chỉ dùng 3 FF để thiết kế.
- ▶ Bước 2: Ta nhận thấy mạch chỉ có 5 trạng thái, trong khi mạch dùng 3 FF sẽ có đến 8 trạng thái, vậy còn 3 trạng thái ngoài vòng đếm là 5, 6, 7. Ta chọn tuỳ ý các trạng thái ngoài vòng liên kết với một trạng thái bất kỳ trong vòng đếm, trong ví dụ này, ta chọn trạng thái 6 → trạng thái 2, trạng thái 7 → trạng thái 5 → trạng thái 4. Ta có giản đồ trạng thái đếm như sau:



Hình 63. Giản đồ trạng thái cho hệ đếm

Bước 3: Lập bảng dịch chuyển trạng thái theo giản đồ

| $C_{\mathrm{HT}}$ | $\mathrm{B}_{\mathrm{HT}}$ | $A_{ m HT}$ | $C_{KT}$ | $\mathrm{B}_{\mathrm{KT}}$ | $A_{KT}$ |
|-------------------|----------------------------|-------------|----------|----------------------------|----------|
| 0                 | 0                          | 0           | 0        | 0                          | 1        |
| 0                 | 0                          | 1           | 0        | 1                          | 0        |
| 0                 | 1                          | 0           | 0        | 1                          | 1        |
| 0                 | 1                          | 1           | 1        | 0                          | 0        |
| 1                 | 0                          | 0           | 0        | 0                          | 0        |
| 1                 | 0                          | 1           | 0        | 1                          | 0        |
| 1                 | 1                          | 0           | 0        | 1                          | 0        |
| 1                 | 1                          | 1           | 1        | 0                          | 0        |

Bảng 32. Bảng dịch chuyển trạng thái theo giản đồ

Bước 4: lập bảng hoạt động cho mạch tổ hợp vào các chân D của các FF

| $C_{HT}$ | $\mathrm{B}_{\mathrm{HT}}$ | $A_{ m HT}$ | $C_{KT}$ | $\mathrm{B}_{\mathrm{KT}}$ | $A_{KT}$  | $D_{C}$ | $D_{\mathrm{B}}$ | $D_A$ |
|----------|----------------------------|-------------|----------|----------------------------|-----------|---------|------------------|-------|
| 0        | 0                          | 0           | 0        | 0                          | 1         | 0       | 0                | 1     |
| 0        | 0                          | 1           | 0        | 1                          | 0         | 0       | 1                | 0     |
| 0        | 1                          | 0           | 0        | . <b>√</b> 01∆             | $C_{N_1}$ | 0       | 1                | 1     |
| 0        | 1                          | 1           | 1        | 0                          | 0         | 1       | 0                | 0     |
| 1        | 0                          | 0           | 0        | 0                          | 0         | 0       | 0                | 0     |
| 1        | 0                          | 1           | 0        | 1                          | 0         | 0       | 1                | 0     |
| 1        | 1                          | 0           | 0        | <u></u>                    | 0         | 0       | 1                | 0     |
| 1        | 1                          | 1           | 1        | 0                          | 0         | 1       | 0                | 0     |

Bảng 33. Bảng hoạt động cho D<sub>C</sub>, D<sub>B</sub>, D<sub>A</sub>

► Bước 5: Lập bảng Karnaugh cho D<sub>C</sub>, D<sub>B</sub>, D<sub>A</sub> để rút gọn



Bảng 34. Bảng Karnaugh cho  $D_C$ ,  $D_B \Rightarrow D_C = B.A$ ,  $D_B = B \oplus A$ 



Bảng 35. Bảng Karnaugh cho  $D_A \Rightarrow D_A = B.A$ 

# > Bước 6: Vẽ sơ đồ mạch



Hình 64. Sơ đồ mạch đếm đồng bộ  $0 \rightarrow 1 \rightarrow 2 \rightarrow 3 \rightarrow 4 \rightarrow 0 \rightarrow ...$ 

# 1.4.8- Bộ đếm Johnson và bộ đếm vòng

Là loại bộ đếm đồng bộ, nhưng ta dùng các chân PRE hay  $\overline{\text{CLR}}$  để đặt trạng thái ban đầu theo đúng ý muốn, không quan tâm các trạng thái ngoài vòng đếm, nên mạch thiết kế đơn giản hơn.

# 1.4.8.1- Bộ đếm vòng

Sơ đồ mạch cho bộ đếm vòng, bảng trạng thái đã thiết kế ở chương
 2 đó là 10000→01000→00100→00001→10000→... tổng cộng là 5 trạng thái



Hình 65. Mạch đếm vòng dùng D-FF

#### 1.4.8.2- Bộ đếm Johnson

> Sơ đồ mạch cho bộ đếm Johnson, bảng trạng thái đã thiết kế ở chương 2 đó là  $00000 \rightarrow 10000 \rightarrow 11000 \rightarrow 11100 \rightarrow 11110 \rightarrow 11111 \rightarrow 011111 \rightarrow 001111 \rightarrow 00011 \rightarrow 00000 \rightarrow .... tổng cộng là 10 trạng thái$ 



Hình 66. Mạch đếm Johnson dùng D-FF

#### 1.5- Thanh Ghi Và Bộ Đếm

- Từ các FF, chúng ta có thể xây dựng lên các mạch đếm cũng như các mạch nhớ khác. Các nhà sản xuất đã tích hợp các FF bên trong một vi mạch để tạo nên các mạch đếm và thanh ghi với nhiều chức năng riêng biệt. Các vi mạch này thường là cở MSI, và để sử dụng được chúng, ta phải hiểu bản chất hoạt động của các thanh ghi và bộ đếm.
- Tuỳ theo chức năng của các vi mạch, mà chúng được phân loại thành bộ đếm, thanh ghi dịch, bộ đệm... ta xét qua một số vi mạch thường dùng

### 1.5.1.1- Bộ đếm lên bất đồng bộ 74293

- ▶ 74293 gồm 2 bộ đếm lên bất đồng bộ MOD 2 và MOD 8 thiết kế bằng 4 JK-FF, một cổng NAND có ngõ xuất nối vào các chân các chân CLR của các JK-FF, hai ngõ nhập của cổng NAND là chân R<sub>(0)1</sub> và chân R<sub>(0)2</sub>
- Sơ đồ mạch của 74293



Chân R<sub>(0)1</sub> và chân R<sub>(0)2</sub> là hai chân điều khiển bất đồng bộ – tích cực mức cao, khi hai chân này bằng 1 thì ngõ xuất dữ liệu Q<sub>A</sub>→Q<sub>D</sub> sẽ được reset về 0000, Chân CLKA là chân đồng hồ cho bộ đếm lên MOD 2 của chân Q<sub>A</sub> - lấy cạnh xuống, chân CLKB là chân đồng hồ cho bộ đếm lên MOD 8 của 3 chân Q<sub>D</sub>, Q<sub>C</sub>, Q<sub>B</sub> - lấy cạnh xuống. Tuỳ theo sự kết hợp của 2 bộ đếm này và thêm một số cổng AND thích hợp khác, ta sẽ thiết kế các loại mạch đếm lên MOD K hay mạch chia K, với K ≤ 16

➤ Bảng hoạt động của 74293

| Ngõ i<br>khi      | nhập điều<br>iển  |                  | Ngõ xuất |         |    |  |  |  |  |
|-------------------|-------------------|------------------|----------|---------|----|--|--|--|--|
| R <sub>(0)1</sub> | R <sub>(0)2</sub> | $Q_{\mathrm{D}}$ | Qc       | $Q_{B}$ | QA |  |  |  |  |
| 1                 | 1                 | 0                | 0        | 0       | 0  |  |  |  |  |

| 0 | X | đếm |
|---|---|-----|
| X | 0 | đếm |

Bảng 36. Bảng hoạt động của 74293

Một số mạch đếm dùng 74293



Hình 72. Bộ đếm MOD 13

# 1.5.1.2- Bộ đếm lên bất đồng bộ 7490

Hình 71.

▶ 7490 gồm có 3 JK-FF và 1 SC-FF tạo thành 2 bộ đếm lên bất đồng bộ MOD 2 và MOD 5, một cổng NAND có ngõ xuất nối vào các chân các chân CLR của các JK-FF để xoá các ngõ xuất về trạng thái 0, hai ngõ nhập của cổng NAND này là

 $R_{(0)1}$  và chân  $R_{(0)2}$ . Một cổng NAND khác có ngõ xuất nối vào hai chân  $\overline{CLR}$  của 2 JK-FF  $Q_C$  và  $Q_D$  và nối vào hai chân  $\overline{PRE}$  của JK-FF  $Q_A$  và SC-FF  $Q_D$ .

Sơ đồ khối của 7490



Hình 73. Sơ đồ khối của 7490

Chân R<sub>(0)1</sub> và chân R<sub>(0)2</sub> là hai chân điều khiển bất đồng bộ – tích cực mức cao, khi hai chân này bằng 1 thì ngõ xuất dữ liệu Q<sub>A</sub>→Q<sub>D</sub> sẽ được reset về 0000, Chân R<sub>(9)1</sub> và chân R<sub>(9)2</sub> là hai chân điều khiển bất đồng bộ – tích cực mức cao, khi hai chân này bằng 1 thì ngõ xuất dữ liệu Q<sub>D</sub>→Q<sub>A</sub> sẽ được reset về 1001, Chân CLKA là chân đồng hồ cho bộ đếm lên MOD 2 của chân Q<sub>A</sub>- lấy cạnh xuống, chân CLKB là chân đồng hồ cho bộ đếm lên MOD 5 của 3 chân Q<sub>D</sub>, Q<sub>C</sub>, Q<sub>B</sub>- lấy cạnh xuống. Tuỳ theo sự kết hợp của 2 bộ đếm này ta sẽ có 2 loại mạch đếm là mạch đếm BCD (0→9) và mạch đếm 5x2.

BŐI HCMUT-CNCP

Bảng hoạt động của 7490 Ngõ nhập điều khiển Ngõ xuất  $R_{(0)1}$  $R_{(0)2}$  $R_{(9)1}$  $R_{(9)2}$  $Q_D$  $Q_{C}$  $Q_{\rm B}$  $Q_A$ 1 1 0 0 0 0 0 X 1 0 0 0 0 1 0 Х 1 1 1 0 0 X 1 Х đếm 0  $\mathbf{X}$ X đếm 0 0 X X 0 0 đếm Х X 0 đếm X

Bảng 37. Bảng hoạt động của 7490

- Để thiết kế mạch đếm BCD, hay mạch chia tần số  $F_{out} = \frac{1}{n}F_{in}$ , với n ≤10, thì ta nối xung đồng hồ vào chân  $\overline{CLKA}$ , ngõ xuất  $Q_A$  nối vào chân  $\overline{CLKB}$ .
- ightharpoonup Để thiết kế mạch đếm 5x2, hay mạch chia tần số  $F_{out}=\frac{1}{n}$   $F_{in}$ , với  $n \le 10$ , thì ta nối xung đồng hồ vào chân  $\overline{CLKB}$ , ngõ xuất  $Q_D$  nối vào chân  $\overline{CLKA}$
- Một số mạch đếm, mạch chia dùng 7490



Hình 75. Mạch đếm MOD 8 (0→7)



Hình 76. Mạch chia 7,  $F_{out} = \frac{1}{7}F_{in}$ , nối theo mạch BCD



- Hình 77. Mạch chia 7,  $F_{out} = \frac{1}{7}F_{in}$ , nối theo mạch 5x2
  - 1.5.1.3- Thanh ghi dịch, nạp song song 7495
- > 7495 gồm 4 RS-FF được dùng làm mạch dịch trái, dịch phải hay bộ đệm 4 bit tùy theo cách nối chân.



Hình 78. Sơ đồ khối của 7495

Ngõ nhập MODE để chọn kiểu nạp song song hay chọn kiểu dịch dữ liệu, ngõ nhập SDI là dữ liệu vào cho kiểu dịch dữ liệu nối tiếp (Serial Data In), các ngõ nhập D, C, B, A là dữ liệu vào cho kiểu nạp song song, chân CLK1 là chân dành cho việc dịch phải vào thời điểm cạnh xuống của CLK1 và chân CLK2 là dành cho việc dịch trái vào thời điểm cạnh xuống của CLK2. Các chân QD, QC, QB, QA là ngõ xuất dữ liệu.

Bảng hoạt động của 7495

| M C C S S DI LK1 LK2 DI | A B C D | Q Q Q QD |
|-------------------------|---------|----------|
|-------------------------|---------|----------|

| 1  | Х          | 0<br>hay 1    | S<br>DI <sub>0</sub> | A   | <b>B</b> | 0<br>0 | $D_0$      | Q<br>A0              | Q<br>B0 | Q<br>C0 | $Q_{\mathrm{D}}$                   |
|----|------------|---------------|----------------------|-----|----------|--------|------------|----------------------|---------|---------|------------------------------------|
| 1  | X          | $\rightarrow$ | $\mathrm{DI}_0$      | 0 A | B<br>0   | 0<br>0 | $D_0$      | A 0                  | B<br>0  | C<br>0  | $D_0$                              |
| 0  | 0<br>hay 1 | 0<br>hay 1    | $\mathrm{DI}_0$      | 0 A | B<br>0   | 0<br>0 | $D_0$      | Q<br>A0              | Q<br>B0 | Q<br>C0 | $\displaystyle \mathop{Q_{D}}_{0}$ |
| 0  | <b>\</b>   | X             | S<br>DI <sub>0</sub> | A 0 | B<br>0   | 0<br>0 | $D_0$      | S<br>DI <sub>0</sub> | Q<br>A0 | Q<br>B0 | $Q_{C0}$                           |
| 1* | Х          | <b>→</b>      | S<br>DI <sub>0</sub> | A   | B<br>0   | 0<br>0 | Dat<br>aIN | Q<br>B0              | Q<br>C0 | Q       | Dat<br>aIN                         |

Bảng 38. Bảng hoạt động của 7495

- Để chọn kiểu nạp song song, dữ liệu tại các ngõ nhập A, B, C, D là A<sub>0</sub>, B<sub>0</sub>, C<sub>0</sub>, D<sub>0</sub>, chân MODE lên mức cao, tại thời điểm cạnh xuống của CLK2 thì các ngõ xuất Q<sub>D</sub>, Q<sub>C</sub>, Q<sub>B</sub>, Q<sub>A</sub> = A<sub>0</sub>, B<sub>0</sub>, C<sub>0</sub>, D<sub>0</sub>.
- ▶ Để chọn kiểu dịch phải, dữ liệu tại chân SDI là SDI<sub>0</sub>, chân MODE ở mức thấp, dữ liệu của ngõ xuất sẽ bị dịch phải theo SDI<sub>0</sub> $\rightarrow$ Q<sub>A</sub>, Q<sub>A0</sub> $\rightarrow$ Q<sub>B</sub>, Q<sub>B0</sub> $\rightarrow$ Q<sub>C</sub>, Q<sub>C0</sub> $\rightarrow$ Q<sub>D</sub> tại thời điểm cạnh xuống của CLK1.
- → Để chọn kiểu dịch trái, thì ta phải nối ngõ xuất Q<sub>B</sub> vào ngõ nhập A, nối ngố xuất Q<sub>C</sub> vào ngố nhập B, nối ngố xuất Q<sub>D</sub> vào ngố nhập C, Dữ liệu DataIN vào ngố nhập D, chân MODE ở mức cao, dữ liệu ngố xuất sẽ bị dịch phải Q<sub>BO</sub>→Q<sub>A</sub>, Q<sub>CO</sub>→Q<sub>B</sub>, Q<sub>DO</sub>→Q<sub>C</sub>, DataIN→Q<sub>D</sub> tại thời điểm cạnh xuống của CLK2.
  - 1.5.1.4- Thanh ghi giao tiếp nhập song song, xuất song song 74174
- 74174 là gồm 6 D-FF được dùng làm bộ đệm 6 bit hay thanh ghi dịch tuỳ theo cách nối chân.
- Sơ đồ khối của 74174



Hình 79. Sơ đồ khối của 74174

Bảng hoạt động của 74174

|     | Ngõ nhập |                |    |  |  |  |  |  |  |
|-----|----------|----------------|----|--|--|--|--|--|--|
| CLR | CLK      | $D_n$          | Qn |  |  |  |  |  |  |
| 0   | X        | $D_n$          | 0  |  |  |  |  |  |  |
| 1   | <b>↑</b> | 0              | 0  |  |  |  |  |  |  |
| 1   | <b>↑</b> | 1              | 1  |  |  |  |  |  |  |
| 1   | 0 hay 1  | D <sub>n</sub> | Qn |  |  |  |  |  |  |

Bảng 39. Bảng hoạt động của 74174

1.5.1.5- Thanh ghi giao tiếp nhập song song, xuất nối tiếp 74165

- > 74165 là thanh ghi nhập song song vào các chân  $P_0 \rightarrow P_7$ , và nếu chân  $\overline{PL} = 0$  thì nó sẽ- nạp các giá trị  $D_0$   $D_1$   $D_2$  ...  $D_6$  vào các ngõ xuất bên trong 74165 là  $\overline{Qa}$   $\overline{Qb}$   $\overline{Qc}$  ...  $\overline{Qg}$ , và để ngõ xuất  $Q_H = D_7$ . khi chân  $\overline{PL} = 1$  và chân  $\overline{CP1} = 0$  thì dữ liệu từ chân  $\overline{Qg} \rightarrow Q_h$ .
- Sơ đồ khối của 74165



Hình 80. Sơ đồ khối của 74165

Bảng hoạt động của 74165

|           |               | Ngõ xuất |     |                |                                                                                 |    |
|-----------|---------------|----------|-----|----------------|---------------------------------------------------------------------------------|----|
| PL_<br>SH | CP<br>Inhibit | CP1      | SER | P0 P1 P2<br>P7 | $\frac{\overline{Qa}}{\overline{Qb}} \frac{\overline{Qc}}{\overline{Qc}} \dots$ | Qh |

| 0 | Х | X        | Х | $\begin{array}{cccc} D_0 & D_1 & D_2 \dots \\ & D_7 & \end{array}$ | D <sub>0</sub> D <sub>1</sub> D <sub>2</sub> D <sub>6</sub>                | $D_7$           |
|---|---|----------|---|--------------------------------------------------------------------|----------------------------------------------------------------------------|-----------------|
| 1 | 0 | 0        | Х | X                                                                  | $\begin{array}{cccc} Q_{a0} & Q_{b0} & Q_{c0} \\ & Q_{g0} & & \end{array}$ | Q <sub>h0</sub> |
| 1 | 0 | <b>↑</b> | 1 | X                                                                  | 1 Qan Qbn Qfn                                                              | Qgn             |
| 1 | 0 | <b>↑</b> | 0 | х                                                                  | 0 Qan Qbn Qfn                                                              | $Q_{\rm gn}$    |
| 1 | 1 | Х        | Х | х                                                                  | $\begin{array}{cccc} Q_{a0} & Q_{b0} & Q_{c0} \\ Q_{h0} & & & \end{array}$ | Qh0             |

Bảng 40. Bảng hoạt động của 74165

# 1.5.1.6- Bộ đệm 74373

- 74244 là bộ đệm 8 bit với ngõ xuất 3 trạng thái được mở bởi chân OE, ngõ nhập được chốt bởi chân LE.
- Sơ đồ khối của 74373



Hình 81. Sơ đồ khối của 74373

- Các chân D₀→D<sub>7</sub> là ngõ nhập dữ liệu, các chân Q₀→Q<sub>7</sub> là ngõ xuất dữ liệu, chân LE là chân chốt ngõ nhập dữ liệu tích cực mức cao, chân  $\overline{OE}$  là chân cho phép ngõ xuất dữ liệu hết ở trạng thái cách ly tích cực mức thấp
- ➤ Bảng hoạt động của 74373

| D <sub>n</sub> | LE | ŌE | $Q_n$                               |
|----------------|----|----|-------------------------------------|
| 1              | 1  | 0  | 1 (Q <sub>n</sub> =D <sub>n</sub> ) |
| 0              | 1  | 0  | $0 (Q_n = D_n)$                     |
| Х              | 0  | 0  | Q <sub>n</sub> không đổi            |
| Х              | X  | 1  | Hi-Z                                |

Bảng 41. Bảng hoạt động của 74373

#### 1.5.1.7- Bộ đệm 74244

- 74244 gồm hai bộ đệm 4 bit với ngõ xuất 3 trạng thái, được mở bởi các chân OE.
- Sơ đồ khối của 74244



Hình 82. Sơ đồ khối của 74244

Bảng hoạt động của 74244

|        | NGÕ NHẬP        |                 |                |                 |                 | VO A            | C.N             | NGÕ XUÂ         |                 |                 |                 | Ď XUẤT |  |
|--------|-----------------|-----------------|----------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|--------|--|
| l A2   | 1A3             | 1A4             | <del>ZOE</del> | 2A1             | 2A2             | 2A3             | 2A4             | 1Y1             | 1Y2             | 1Y3             | 1Y4             | 2Y1    |  |
| $1A_2$ | 1A <sub>3</sub> | 1A <sub>4</sub> | 1              | 2A <sub>1</sub> | 2A <sub>2</sub> | 2A <sub>3</sub> | 2A <sub>4</sub> | 10              |                 |                 |                 | Hi-Z   |  |
| $1A_2$ | 1A <sub>3</sub> | 1A <sub>4</sub> | 0              | 2A <sub>1</sub> | $2A_2$          | 2A <sub>3</sub> | 2A <sub>4</sub> | >               |                 | Hi-Z            |                 | $2A_1$ |  |
| $1A_2$ | $1A_3$          | $1A_4$          | 1              | 2A <sub>1</sub> | $2A_2$          | 2A <sub>3</sub> | 2A <sub>4</sub> | 1A <sub>1</sub> | 1A <sub>2</sub> | 1A <sub>3</sub> | 1A <sub>4</sub> |        |  |
| $1A_2$ | $1A_3$          | $1A_4$          | 0              | 2A <sub>1</sub> | 2A <sub>2</sub> | 2A <sub>3</sub> | $2A_4$          | $1A_1$          | 1A <sub>2</sub> | 1A <sub>3</sub> | 1A <sub>4</sub> | $2A_1$ |  |

1.5.1.8- Một số thuật ngữ dùng trong hệ nhớ

- Ô nhớ (memory cell): là linh kiện hay mạch điện có khả năng lưu trữ một bit. Như FF, tụ điện...
- > Từ nhớ (memory word): là một nhóm bit để biểu diễn thông tin thường là từ 4 bit đến 4 bit, trong đó hay dùng nhất là 4 bit, 8 bit, 12 bit, 16 bit, 32 bit hay 64 bit.
- > Byte: là từ nhớ 8 bit.
- ▶ Dung lượng (capacity): là tổng số bit của một hệ nhớ hay một thiết bị nhớ có khả năng lưu trữ. Thường dung lượng được biểu diễn dưới dạng tổng số từ nhớ nhân với kích thước từ nhớ. Ví dụ như khi nói dung lượng bộ nhớ là 8KByte thì dung lượng của bộ nhớ đó là 8 x 2<sup>10</sup> x 8 bit = 8 x 1024 x 8 bit = 65536 bit, hay khi nói dung lượng bộ nhớ là 16MBit thì dung lượng của bộ nhớ đó là 16 x 2<sup>20</sup> x 1 bit = 16 x 1048576 x 1 bit = 16777216 bit, hay khi nói dung lượng

- bộ nhớ là 32K x 4Bit thì dung lượng của bộ nhớ đó là 32 x  $2^{10}$  x 4 bit = 32 x 1024 x 4 bit = 131072 bit.
- Địa chỉ (address): mã số nhị phân xác định vị trí của từ nhớ trong bộ nhớ. Các từ nhớ khác nhau bắt buộc có địa chỉ khác nhau.
- Hoạt động đọc (read operation): tìm địa chỉ của một từ nhớ trong bộ nhớ, lấy nội dung của từ nhớ đó chuyển về CPU. Hoạt động này còn được gọi là tìm đọc (Fetch).
- Hoạt động ghi (write operation): tìm địa chỉ của một từ nhớ trong bộ nhớ, chép nội dung mới từ CPU vào từ nhớ đó. Hoạt động này còn được gọi là lưu trữ (Store)
- ➤ Thời gian truy xuất t<sub>ACC</sub>(access time): là thời gian cần thiết cho hoạt động đọc.
- Bộ nhớ bay hơi (volatile memory): là loại bộ nhớ sẽ mất dữ liệu khi không còn nguồn cung cấp.
- Bộ nhớ truy xuất ngẫu nhiên-RAM (Random-Access Memory): là loại bộ nhớ mà thời gian truy xuất không phụ thuộc vào địa chỉ của từ nhớ.
- Bộ nhớ truy xuất tuần tự-SAM (Sequential-Access Memory): là loại bộ nhớ mà thời gian truy xuất thaphụ thuộc vào địa chỉ của từ nhớ. HCMUT-CNCP
- Bộ nhớ chỉ đọc-ROM (Read-Only Memory): là loại bộ nhớ chỉ cho phép hoạt động đọc trong khi hệ thống đang hoạt động. Và đặc tính của ROM là không mất dữ liệu khi không còn nguồn cung cấp.
- Bộ nhớ đọc ghi-RWM (Read-Write Memory): là loại bộ nhớ cho phép hoạt động đọc và ghi trong khi hệ thống đang hoạt động
- Thiết bị nhớ tĩnh (Static Memory Device): là loại thiết bị nhớ thuộc loại bộ nhớ bay hơi, với đặc điểm là dữ liệu vẫn tồn tại khi còn nguồn cung cấp.
- Thiết bị nhớ động (Dynamic Memory Device): là loại thiết bị nhớ thuộc loại bộ nhớ bay hơi, với đặc điểm là trong khi vẫn còn nguồn cung cấp, vẫn phải định kỳ ghi lại dữ liệu,

nếu không dữ liệu sẽ bị mất. Hoạt động định kỳ ghi lại dữ liệu trong loại thiết bị nhớ động này được gọi là làm tươi (refresh) dữ liệu

- Bộ nhớ chính (Main Memory): hay còn gọi là bộ nhớ trong hoặc bộ nhớ làm việc, là nơi lưu trữ dữ liệu và chương trình trong mô hình Von Neuman, thường là RAM hay ROM.
- Bộ nhớ phụ (Mass Memory): hay còn gọi là bộ nhớ ngoài, là nơi lưu trữ các thông tin lâu dài. Và thông tin ghi trên bô nhớ phu vẫn tồn tai mặc dù không còn nguồn cung cấp.
  - 1.5.1.9- Hoạt động của bộ nhớ:

#### Sơ đồ khối:



Hình 83. Sơ đồ khối một bộ nhớ

#### ➤ Chức năng:

Bộ nhớ với N ngõ nhập địa chỉ  $(A_1 \to A_n)$  sẽ có  $2^N$  từ nhớ, được đánh địa chỉ từ  $00...0B \to 11...1B$ .

Bộ nhớ với K ngõ nhập dữ liệu ( $D_{in1} \rightarrow D_{ink}$ ) và K ngõ xuất dữ liệu ( $D_{out1} \rightarrow D_{out2}$ ) sẽ tương ứng với kích thước từ nhớ là K bit, các đường dữ liệu có thể dùng chung thành hai chiều nhập/xuất.

Ngõ nhập điều khiển hoạt động đọc/ghi  $(R/\overline{W})$  thường hoạt động theo mức logic. mức logic 1 tương ứng với hoạt động đọc (R), mức logic 0 tương ứng với hoạt động ghi  $(\overline{W})$ .

Ngõ nhập điều khiển cho phép chọn bộ nhớ ( $\overline{\text{CE}}$  hay  $\overline{\text{CS}}$ ) thường tích cực mức thấp, khi ngõ nhập này không tích cực, thì các ngõ xuất của bộ nhớ sẽ ở trạng thái cách ly hay trở kháng cao (Hi-Z)

## Nguyên tắc hoạt động:

1-Chọn đúng địa chỉ từ nhớ trong bộ nhớ để đọc hay để ghi. 2-Chọn hoạt động đọc (R/ $\overline{W}$ =1) hay chọn hoạt động ghi (R/ $\overline{W}$ =0).

3a-Nếu là hoạt động đọc thì đem dữ liệu của từ nhớ cần đọc xuất ra trong suốt thời gian đọc (hold).

3b-Nếu là hoạt động ghi thì cung cấp dữ liệu cần ghi vào từ nhớ trong suốt thời gian ghi.

4-Cho phép bộ nhớ đáp ứng hoạt động đọc ghi vào từ nhớ đã chon.

#### 1.6- ROM

ROM là loại bộ nhớ không mất thông tin khi không được cấp nguồn, và thông tin, dữ liệu của nó không thay đổi trong suốt thời gian hoạt động của hệ thống. Nó là loại bộ nhớ chỉ đọc nên không có chân R/W. Sau đây ta khảo sát một vài ROM với dung lượng là 16 byte và 2 KByte

# 1.6.1- Sơ đồ khối ROM 16 Byte



Hình 84. Sơ đồ khối của ROM 16 Byte

ROM 16 Byte thì chỉ có 4 chân địa chỉ nên nó chỉ có  $2^4 = 16$  từ nhớ, và và địa chỉ của các từ nhớ sẽ đi từ  $0000B \rightarrow 1111B$  trong hệ nhị phân, (hay là từ  $0H \rightarrow FH$  trong hệ thập lục phân, hay là từ  $0D \rightarrow 15D$  trong hệ thập phân). Chân  $\overline{CS}$ 

(Chip Select) là chân điều khiển chọn bộ nhớ, tích cực ở mức thấp. Còn các chân  $D_0 \rightarrow D_7$  cho biết kích thước từ nhớ của ROM này là 8 bit hay 1 Byte.

### 1.6.2- Sơ đồ khối một EPROM 2 KByte



Hình 85. Sơ đồ khối 2716

Nội dung của ROM 16 Byte, với dữ liệu được ghi sẫn ứng với các địa chỉ ở bảng sau

| Địa<br>hỉ dạng<br>hập lục<br>phân | Địa<br>chỉ dạng<br>thập<br>phân |   |         | )ịa chỉ<br>nhị phâr | 1 |   | Dữ liệu dạng nhị phân |   |   |   |   |   |   | Dữ<br>liệu dạng<br>thập lục<br>phân | Dữ<br>liệu dạng<br>thập phâr |
|-----------------------------------|---------------------------------|---|---------|---------------------|---|---|-----------------------|---|---|---|---|---|---|-------------------------------------|------------------------------|
| 0                                 | 0                               |   | 0       | 000                 |   | 0 | 1                     | 0 | 0 | 0 | 0 | 0 | 1 | 41H                                 | 65D                          |
| 1                                 | 1                               |   | 0 0 0 1 |                     |   |   | 1                     | 1 | 0 | 0 | 0 | 0 | 1 | 61H                                 | 97D                          |
| 2                                 | 2                               | 0 | 0       | 1                   | 0 | 0 | 0                     | 1 | 1 | 0 | 0 | 0 | 0 | 30H                                 | 48D                          |
| 3                                 | 3                               | 0 | 0       | 1                   | 1 | 0 | 0                     | 1 | 1 | 1 | 0 | 0 | 1 | 39H                                 | 57D                          |
| 4                                 | 4                               | 0 | 1       | 0                   | 0 | 0 | 1                     | 0 | 0 | 0 | 1 | 0 | 1 | 45H                                 | 69D                          |
| 5                                 | 5                               | 0 | 1       | 0                   | 1 | 0 | 1                     | 1 | 0 | 0 | 1 | 0 | 1 | 65H                                 | 101Ε                         |

| 6 | 6  | 0 | 1 | 1 | 0 | 0 | 0 | 1 | 1 | 0 | 0 | 1 | 1 | 33H | 51D  |
|---|----|---|---|---|---|---|---|---|---|---|---|---|---|-----|------|
| 7 | 7  | 0 | 1 | 1 | 1 | 0 | 0 | 1 | 1 | 0 | 1 | 1 | 1 | 37H | 55D  |
| 8 | 8  | 1 | 0 | 0 | 0 | 0 | 1 | 0 | 0 | 1 | 0 | 0 | 1 | 49H | 73D  |
| 9 | 9  | 1 | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 0 | 0 | 1 | 69H | 105D |
| A | 10 | 1 | 0 | 1 | 0 | 0 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 36H | 54D  |
| В | 11 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 0 | 0 | 1 | 1 | 63H | 99D  |
| С | 12 | 1 | 1 | 0 | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 1 | 0 | 42H | 66D  |
| D | 13 | 1 | 1 | 0 | 1 | 0 | 1 | 0 | 0 | 0 | 0 | 1 | 1 | 43H | 67D  |
| Е | 14 | 1 | 1 | 1 | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 1 | 0 | 42H | 66D  |
| F | 15 | 1 | 1 | 1 | 1 | 0 | 0 | 1 | 1 | 1 | 0 | 0 | 0 | 38H | 56D  |

Bảng 42. Bảng nội dung của một ROM 16 Byte

# 1.6.3- Giản đồ định thời của ROM (Timing)



Hình 86. Giản đồ định thời cho hoạt động đọc của ROM

Để đọc dữ liệu của một từ nhớ trong ROM ra các chân  $D_0 \rightarrow D_7$ , phải tuân theo trình tự thời gian như giản đồ định thời cho ROM ở hình trên. Để dễ hiểu, ta minh họa trong trường hợp ROM 16 Byte theo bảng trên.

<u>Thời gian để địa chỉ mới ổn định:</u> ví dụ ở trước thời điểm  $t_0$ , địa chỉ nhị phân đặt lên các chân  $A_0 \rightarrow A_3$  là 1010B, và chân  $\overline{CS}$  đang ở mức cao, nên các chân dữ liệu  $D_0 \rightarrow D_7$  sẽ ở trạng thái cách ly. Bây giờ ta muốn đọc dữ liệu của từ nhớ có địa chỉ nhị phân là 0111B vào thời điểm  $t_0$ , ta sẽ đặt địa chỉ mới là 0111B lên các chân  $A_0 \rightarrow A_3$ , phải đến thời điểm  $t_1$  thì địa chỉ 0111B mới ổn định trên các chân  $A_0 \rightarrow A_3$ . Trên giản đồ định thời, việc chuyển đổi địa chỉ được biểu diễn bằng hai đường chéo nhau.

Thời gian để chân Chip Select tích cực: Sau thời điểm  $t_1$ , mạch giải mã địa chỉ bên trong ROM sẽ chọn từ nhớ có địa chỉ 0111B để xuất số 37H ra bộ đệm. Đến thời điểm  $t_2$ , chân  $\overline{\text{CS}}$  sẽ tích cực để cho phép xuất số 37H từ bộ đệm ra các chân dữ liệu  $D_0$ → $D_7$ .

<u>Thời gian để dữ liệu mới ổn định:</u> từ thời điểm  $t_2$  đến thời điểm  $t_3$ , số 37H được đưa từ bộ đệm ra các chân dữ liệu mới ổn định và các chân này mới chuyển từ trạng thái cách ly sang số 37H

<u>Thời gian truy xuất:</u>  $t_{ACC} = t_3 - t_1$  là khoảng thời gian trễ từ khi địa chỉ mới 0111B ổn định trên các chân địa chỉ cho đến khi dữ liệu 37H ổn định trên các chân dữ liệu được gọi là thời gian truy xuất.

<u>Thời gian cho phép xuất:</u>  $t_{OE} = t_3 - t_2$  là khoảng thời gian trễ từ khi chân  $\overline{CS}$  tích cực cho đến khi dữ liệu 37H ổn định trên các chân dữ liệu được gọi là thời gian cho phép xuất.

- Ngắn gọn hơn, ta có thể mô tả hoạt động đọc ROM 16 Byte trong trường hợp cụ thể trên như sau:
  - \*thời điểm  $t_0$ : đưa số 0111B vào các chân địa chỉ  $A_3A_2A_1A_0$  \*thời điểm  $t_2$ : chân  $\overline{CS}$  xuống mức 0
  - \*thời điểm  $t_3$ : các chân dữ liệu  $D_7D_6D_5D_4D_3D_2D_1D_0$  sẽ có giá trị là 00110111B hay là 37H.
  - \*thời gian truy xuất  $t_{ACC} = t_3 t_1$

#### 1.6.4- Kiến trúc của ROM 16 Byte



# Tilling of the state of the sta

# 1.6.5- T Các loại ROMS U U TÁP

1.6.5.1- ROM được lập trình bằng mặt nạ (MROM)

- Để ghi chương trình lên MROM, các nhà sản xuất dùng phim âm bản, còn gọi là mặt nạ (mask) để ngắt hay mở các mối nối. MROM này được sản xuất hàng loạt và không thể thay đổi nội dung. Nó thường được dùng trong các thiết bị chuyên dụng như máy giặt, máy điều hòa không khí, TV...
- ightharpoonup Cấu trúc một MROM:  $y = x^3 + 2$  với  $x = A_1A_0$  và  $y = D_3D_2D_1D_0$



Nội dung của MROM trên

| Từ nhớ | Địa cl         | nỉ nhị phân | Dữ liệu           |       |           |       |  |  |
|--------|----------------|-------------|-------------------|-------|-----------|-------|--|--|
|        | $A_{A_1}$      | $A_0$       | $S \bigcup_{D_3}$ | $D_2$ | $P_{D_1}$ | $D_0$ |  |  |
| 0      | 0 <sup>B</sup> | QI HCW      | UT-6N             | CP 0  | 1         | 0     |  |  |
| 1      | 0              | 1           | 0                 | 0     | 1         | 1     |  |  |
| 2      | 1              | 0           | 0                 | 1     | 1         | 0     |  |  |
| 3      | 1              | 1           | 1                 | 0     | 1         | 0     |  |  |

Bảng 43. Nội dung của MROM

1.6.5.2- ROM cho phép lập trình một lần (PROM) PROM giống như MROM, nhưng tất cả mối nối đều được làm bằng cầu chì. Với PROM trắng thì toàn bộ dữ liệu đều là 1, khi lập trình những bit nào bằng 1 thì giữ nguyên mối nối, bit nào bằng 0 thì đốt cháy các mối nối chì đó bằng thiết bị chuyên dụng gọi là mạch ghi ROM, sau khi lập trình xong thì PROM cũng không thể thay đổi nội dung. Muốn thay đổi chương trình, thì phải dùng PROM trắng mới.

# > Cấu trúc một PROM trắng



Nôi dung của PROM trắng

| Từ nhớ | Địa ch    | nỉ nhị phân | Dữ liệu        |       |           |       |  |  |
|--------|-----------|-------------|----------------|-------|-----------|-------|--|--|
|        | $A_{A_1}$ | $A_0$       | $S \cup_{D_3}$ | $D_2$ | $P_{D_1}$ | $D_0$ |  |  |
| 0      | 0 B       | QI HCW      | UT-CN          | ICP 1 | 1         | 1     |  |  |
| 1      | 0         | 1           | 1              | 1     | 1         | 1     |  |  |
| 2      | 1         | 0           | 1              | 1     | 1         | 1     |  |  |
| 3      | 1         | 1           | 1              | 1     | 1         | 1     |  |  |

Bảng 44. Nội dung của PROM trắng

1.6.5.3- ROM cho phép lập trình và xoá được (EPROM) EPROM là loại ROM cho phép lập trình bằng thiết bị chuyên dụng (mạch ghi ROM), nhưng các mối nối không dùng cầu chì như PROM mà dùng các transistor MOS có cổng thả nổi (floating gate), khi lập trình, điện áp V<sub>PP</sub> đẩy các điện tử vào cổng thả nổi và kẹt luôn ở đó, làm cổng này dẫn điện. Muốn xóa, ta phải dùng tia UV chiếu vào EPROM khoảng 15-30 phút để giải phóng các điện tử đang kẹt tại các mối nối.

1.6.5.4- ROM cho phép lập trình và xoá được bằng điện (EEPROM)

EPROM có nhược điểm là muốn ghi lại thông tin thì phải gở EPROM ra khỏi mạch để xóa trắng toàn bộ, rồi mới lập trình lại từ đầu. EEPROM cải tiến bằng cách thêm lớp oxide vào cực thoát (Drain). Khi lập trình, điện áp VPP giữa cổng thả nổi và cực thoát sẽ đẩy các điện tử vào cổng thả nổi và kẹt luôn ở đó, làm cổng này dẫn điện. Khi xóa thì đảo chiều điện áp để giải phóng điện tử ra khỏi cổng thả nổi.

1.6.5.5- Úng dụng của ROM

- \*Lưu trữ chương trình khởi động máy tính (ROM BIOS)
- \*Lưu trữ chương trình trong các ứng dụng dùng các IC vi điều khiển
- \*Bảng dữ liệu như tạo mã ký tự, chuyển đổi mã

THOUCH

\*Dùng làm mạch tổ hợp

#### 1.7- RAM

- RAM là loại bộ nhớ RWM và thường được dùng cho các bộ nhớ bán dẫn, nó là bộ nhớ bay hơi và là nơi lưu tạm thời dữ liệu. Ưu điểm là đọc ghi nhanh và dễ dàng.
- RAM gồm hai loại là RAM tĩnh (SRAM) và RAM động (DRAM), trong tài liệu này chỉ đề cập đến RAM tỉnh.

# 1.7.1- Sơ đồ khối của một SRAM



Hình 90. Sơ đồ khối của một SRAM 64 Byte

Nhìn vào sơ đồ khối, ta thấy SRAM có ít nhất là hai chân điều khiển là chân  $\overline{\text{CS}}$  giống như ROM và chân  $R/\overline{W}$  điều khiển đọc ( $R/\overline{W}$ =1), ghi ( $R/\overline{W}$ =0). SRAM này có 6 chân địa chỉ từ  $A_0 \rightarrow A_5 \Rightarrow$  có  $2^6$  = 64 từ nhớ, địa chỉ các từ nhớ bắt đầu từ 000000B  $\rightarrow$  111111B trong hệ nhị phân (hay là từ 00H

 $\rightarrow$  7FH trong hệ thập lục phân), và có 8 chân dữ liệu  $D_0 \rightarrow D_7$   $\Rightarrow$  kích thước từ nhớ là 1 byte.

# 1.7.2- Giản đồ định thời của SRAM (Timing)

### ➤ Hoạt động đọc



Hình 91. Giản đồ định thời cho hoạt động đọc của SRAM

Chu kỳ đọc bắt đầu từ thời điểm  $t_0$ , sau một khoảng thời gian để địa chỉ ổn định, chân  $\overline{CS}$  sẽ tích cực, đến thời điểm  $t_1$ , thì RAM mới xuất dữ liệu của từ nhớ có địa chỉ đã cho ra bus dữ liệu khoảng thời gian từ  $t_0$  đến  $t_1$  được gọi là thời gian truy xuất  $t_{ACC}$ , đến thời điểm  $t_2$  tín hiệu của chân  $\overline{CS}$  lên mức cao, và sau khoảng thời gian  $t_{OD}$ , thì các chân dữ liệu của RAM lại ở trạng thái cách ly. Trong thực tế, thì các CPU sẽ lấy dữ liệu vào thời điểm cạnh xuống của chân  $\overline{CS}$ , và một chu kỳ đọc hoàn chỉnh sẽ kéo dài đến thời điểm  $t_4$ , trong suốt thời gian đọc thì chân  $R/\overline{W}=1$ . Sau đó CPU sẽ đổi địa chỉ cho chu kỳ kế tiếp, khoảng thời gian từ  $t_0$  đến  $t_4$  được gọi là chu kỳ truy xuất  $t_{RC}$  (thời gian cho một chu kỳ đọc). Và ta cũng có khái niệm băng thông có nghĩa là lượng thông tin truy xuất được trong một dơn vị thời gian

Băng thông = Kích thước từ nhớ :  $t_{RC}$ . ví dụ như nó loại RAM này có băng thông là 2100 hay RAM có tốc độ là 266MHz có nghĩa là băng thông bằng 8: 1: 266000000 = 2128000000  $\cong$  2100M

### ➤ Hoạt động ghi



Hình 92. Giản đồ định thời cho hoạt động ghi của SRAM

Chu kỳ ghi bắt đầu từ thời điểm  $t_0$ , sau một khoảng thời gian để địa chỉ ổn định, chân  $\overline{CS}$  và chân  $R/\overline{W}$  sẽ tích cực, đến thời điểm  $t_1$ , thì CPU mới cung cấp dữ liệu vào RAM để ghi vào từ nhớ có địa chỉ đã cho, đến thời điểm  $t_2$  tín hiệu của chân  $\overline{CS}$  và chân  $R/\overline{W}$  lên mức cao, đến thời điểm  $t_3$  thì các chân dữ liệu của RAM lại ở trạng thái cách ly. Khoảng thời gian  $t_{DS}$ = $t_2$ - $t_1$  được gọi là thời gian thiết lập dữ liệu, còn khoảng thời gian  $t_{DH}$ = $t_3$ - $t_2$  được gọi là thời gian duy trì dữ liệu. Và một chu kỳ ghi hoàn chỉnh sẽ kéo dài đến thời điểm  $t_4$ . Sau đó CPU sẽ đổi địa chỉ cho chu kỳ kế tiếp, khoảng thời gian từ  $t_0$  đến  $t_4$  được gọi là chu kỳ lưu trữ dữ liệu  $t_{WC}$  (thời gian cho một chu kỳ ghi)

#### Cấu trúc của SRAM



Hình 93. Sơ đồ cấu trúc bên trong một SRAM 64x4 bit

# TÀI LIỆU SƯU TẬP

BỞI HCMUT-CNCP

